[实用新型]视频像控录像控制器无效

专利信息
申请号: 97244689.3 申请日: 1997-10-30
公开(公告)号: CN2340136Y 公开(公告)日: 1999-09-22
发明(设计)人: 陈可扬 申请(专利权)人: 沈阳信息技术研究所
主分类号: H04N7/18 分类号: H04N7/18
代理公司: 沈阳市专利事务所 代理人: 赵英杰
地址: 110001 *** 国省代码: 辽宁;21
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 视频 录像 控制器
【说明书】:

实用新型涉及图象通信记录和检测技术领域,特别是一种视频像控录像控制器。

目前,在公安、机要、银行、宾馆等重要部门已广泛采用电视监控方式,电视监控是一种控制面广、效率高的先进手段,并取得了良好的监控效果,但是电视监控也存在着明显的缺点:重要的监控目标通常很少有流动目标出现,而监控人员长时间面对屏幕上毫无变化的单调图象很容易产生身心疲劳甚止精神溜号,即当屏屏幕上突然出现重要情况时,有可能使监控人员来不及录像记录,甚止还可能根本没有观察到这个重要的画面,以致发生监控中不应发生的“漏控”事故。

本实用新型的目的是提供一种通过亮度灵敏度、目标灵敏度、目标运动速度灵敏度和亮度锁定选择的设定,能够向录像机发出工作信号、发出声光报警信号的视频像控录像控制器。

本实用新型是这样实现的,它包括摄像机,监视器和录像机,其特征是用于自动启动录象机记录图象的像控录像控制电路包括参数设定电路,视频信号检测电路和单元控制电路,其中参数设定电路是由键盘,数据存贮器、处理器、缓冲器、同步头分离电路、预视放电路和视频信号时钟合成电路组成;视频信号检测电路由AD转换器、DA转换器、振荡器、选择器、同步头产生器、采集时序发生器、选择器、高速静态存贮器、预视放电路和同步头分离电路组成;单元控制电路由报警器电路、电平移动及整形电路、定时器电路和延时控制电路组成,在参数设定电路中,从健盘接受指令设置,将设备存贮在时钟数据存贮器中,根椐处理器决定控制视频信号时钟电路是否将时钟叠加在视频信号上,处理器的进串口经处理控制器提供必要的控制设置数据;来自视频信号源的全电视信号经预视放处理电路得到全电视信号,该信号送视频AD转换后送图像帧存贮器,DA随时将AD的转换信号转换为模拟信号输出,转换后的模拟信号再与时序电路产生的同步脉冲合成为全电视信号送监视器,也可通过处理控制器控制输出中存贮器中的内容;从处理控制器送出的启动驱动信号至电平移动及整形电路后,然后再由定时电路送至报警器和延时控制电路,首先发出发出VTR信号,然后发出REC信号,结束时分别发出ST0P和VTR信号。

本实用新型由于能将视频信号转变为数字信号并存贮,对指定的二幅图象进行对比来腔制录像机设备的自动记录或停止,因此能减轻监控人员的劳动强度,并有效的防止“漏控”事件的发生。

以下结合附图对本实用新型做进一步的描述,

图1是视频像控录像控制器的电原理图,

图2是图1中参数设定电路图,

图3是图1中视频信号检测电路图,

图4是图1的单元控制电路图,

图5是视频像控录像控制器的监控系统框图,

如图1-5所示,该视频像控录像控制器,它包括掇像机1,监视器2和录像机3,用于自动启动录象机3记录图象的像控录像控制电路包括参数设定电路4,视频信号检测电路5和单元控制电路6,其中参数设定电路是4由键盘7;数据存贮器M1(DS12877)及电阻R19、电、容C7;处理器8031、芯片74LS373和2764;缓冲器M3;同步头分离电路LM1881N及电容C12、R23;预视放电路和视频信号时钟合成电路UPD6150组成;视频信号检测电路5由AD转换器CA3318及电源78L05AC;DA转换器DAC0800、IV转换器CA3140T、数据缓存器IC32(74LS374);振荡器Q4、IC23(1474LS00);选择器IC12-13(74L8157)、IC8-10(74L800、74L8221);同步头产生器Q2、IC11(74LS221)IC21(74L800)、采集时序发生器IC14-20(74LS163、74L8118、74LS74)和IC25(74LS04);选择器IC12--13(74LS157);高速静态存贮器IC35-36(64K*8SRAM);预视放电路Q1、IC25(CA3140T)和同步头分离电路IC26(LM1881N)组成;单元控制电路由报警器电路Q1、电容C12、蜂鸣器P7及LED8-9;电平移动及整形电路IC1(GD4504)、1/4IC3(4030);定时器电路IC2(MC14060)、12IC3、12IC4B及C14、R10和延时控制电路IC5-8、Q2、-Q4、J1-J3组成,在参数设定电路中,从健盘7接受指令设置,将设备存贮在时钟数据存贮器M1(DS12877)中,根椐处理器8031决定控制视频信号时钟电路是否将时钟叠加在视频信号上,处理器的进串口经处理控制器提供必要的控制设置数据;来自视频信号源的全电视信号经预视放处理电路得到全电视信号,该信号送视频AD转换后送图像帧存贮器,DA随时将AD的转换信号转换为模拟信号输出,转换后的模拟信号再与时序电路产生的同步脉冲合成为全电视信号送监视器2,也可通过处理控制器控制输出中存贮器中的内容;从处理控制器送出的启动驱动信号至电平移动及整形电路后,然后再由定时电路送至报警器P7和延时控制电路,首先发出VTR信号,然后发出REC信号,结束时分别发出STOP和VTR信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于沈阳信息技术研究所,未经沈阳信息技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/97244689.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top