[发明专利]电机控制用半导体集成电路无效
申请号: | 98106421.3 | 申请日: | 1998-02-26 |
公开(公告)号: | CN1071954C | 公开(公告)日: | 2001-09-26 |
发明(设计)人: | 河越弘和 | 申请(专利权)人: | 日本电气株式会社 |
主分类号: | H02P5/00 | 分类号: | H02P5/00;H02P5/17 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 王忠忠,叶恺东 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电机 控制 半导体 集成电路 | ||
1、一种电机控制用半导体集成电路,具有驱动电机的输出晶体管,检测前述电机转子位置并生成位置检测信号的位置检测装置,比较位置检测信号与基本时钟的相位并生成相位差检测信号的相位比较电路,从而能进行PLL控制,其特征在于,根据前述相位差检测信号的占空比来控制前述晶体管的导通占空比。
2、如权利要求1所述的电机控制用半导体集成电路,其特征在于,前述电机是3相电机,前述位置检测装置是在前述电机转动时,使用使电枢绕组的各相产生的反电动势与绕组的中心点电位相比较并对应各相生成前述位置检测信号的反向比较器,设定基本时钟的频率为电机预期转动频率的3倍,通过将前述位置检测信号作为位置检测信号3倍频率的合成信号的合成电路来供给,通过将前述相位差检测信号分频为前述位置检测信号的频率的输出状态设定电路供给前述输出晶体管。
3、如权利要求2所述的电机控制用半导体集成电路,其特征在于,前述合成电路包括将前述位置检测信号中的输出两个两个作为输入的2输入端“与非”门,和将此各2输入端“与非”门的输出作为输入的3输入端“与非”门。
4、如权利要求2所述的电机控制用半导体集成电路,其特征在于,将前述相位比较电路2个并联连接,通过反向器将前述合成信号和基本时钟输入到2个相位比较电路中的1个。
5、一种电机控制用半导体集成电路,将直流电源连接到电源端子,将生成基本时钟的基准振荡器连接到输入端子,对连接到输出端子上的3相电机进行定速控制,其特征在于,这种电机控制用半导体集成电路具有:
串联连接在前述电源端子与接地之间并将前述输出端子接到串联连接点的定时控制用输出晶体管及电流控制用输出晶体管;
前述电机转动时,将电枢绕组各相产生的反电压与电枢绕组的中心点电位相比较,生成转子位置检测信号的反向比较器;
合成前述位置检测信号而生成频率为位置检测信号频率3倍的合成信号的合成电路;
将频率为电机预期转动频率3倍的基本时钟与前述合成信号进行相位比较而生成相位差检测信号的相位比较电路;
根据前述位置检测信号生成供给前述定时控制用晶体管的定时信号和根据前述位置检测信号和前述相位差检测信号生成供给前述电流控制用晶体管的电流控制信号的输出状态设定电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/98106421.3/1.html,转载请声明来源钻瓜专利网。