[发明专利]半导体集成电路无效
申请号: | 98116352.1 | 申请日: | 1995-01-18 |
公开(公告)号: | CN1223412A | 公开(公告)日: | 1999-07-21 |
发明(设计)人: | 小原一刚 | 申请(专利权)人: | 松下电器产业株式会社 |
主分类号: | G06F17/50 | 分类号: | G06F17/50;H03K19/00 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 王以平 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 集成电路 | ||
1.一种半导体集成电路,包括:
一由低电压源驱动的第一逻辑门电路(X4);
一由高电压源驱动的第二逻辑门电路(X1,X2,X3);以及
多个组合电路,各个组合电路设置在一个信号传输路径上,
其中,所述半导体集成电路包括一个包括第二逻辑门电路(X1)的第一组合电路(X或5),形成所述第二逻辑门电路使某个为关键路径的特殊的信号传输路径的信号传输延迟时间等于或小于设计上的延迟上限值。
2.如权利要求1的半导体集成电路,还包括一包含第一逻辑门电路但不包括第二逻辑门电路的第二组合电路(3、7),该第二组合电路满足设计上的延迟上限值。
3.如权利要求1的半导体集成电路,其中,所述第一组合电路(X)的信号传输路径上的逻辑门电路包括第一逻辑门电路(X4)和第二逻辑门电路(X1,X2,X3)。
4.如权利要求3的半导体集成电路,其中,在第一组合电路(X)中,第一逻辑门电路(X4)的输入端与第二逻辑门电路(X1)的输出端相连。
5.如权利要求1的半导体集成电路,其中,另一个所述第二逻辑门电路(X2)的输出端连接到第一组合电路(X)中的第二逻辑门电路(X1)输入端,而第一逻辑门电路(X4)的输入端连接到第一组合电路(X)中的第二逻辑门电路(X1)的输出端。
6.如权利要求1的半导体集成电路,其中,第一组合电路(5)的信号传输路径上的所有逻辑门电路(5a,5b,5c,X1)都是第二逻辑门电路。
7.如权利要求6的半导体集成电路,其中,所述第二逻辑门电路(5a-5c,X1)中至少一个的输出端与第一组合电路(5)的信号传输路径上的各第二逻辑门电路的输入端相连。
8.如权利要求1的半导体集成电路,还包括一电平变换器(4),用于接收第一组合电路3中的第一逻辑门电路的低压输出信号,将该低压信号的电平变换成高压信号的电平,接着把该高压信号输出到第二逻辑门电路(5a)。
9.如权利要求8的半导体集成电路,其中,电平变换器(4)是一具有电平变换功能的寄存器,它接收和存储第一逻辑门电路的低压输出信号,将该存储的低压信号的电平变换成高压信号的电平,接着将该高压信号输出到第二逻辑门电路。
10.如权利要求9的半导体集成电路,其中,所述具有电平变换功能的寄存器(4)包括:一用低电压源作为其电压源的数据暂存器(36),以及一用高电压源作为其电压源并把所述根据暂存器的低压输出信号变换成高压输出信号的电平变换器(35)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于松下电器产业株式会社,未经松下电器产业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/98116352.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:熔纺纤维的冷却和上油装置
- 下一篇:阴极射线管的制造方法