[发明专利]五类异步转移模式适配层降低抖动的方法和设备无效
申请号: | 98116381.5 | 申请日: | 1998-07-22 |
公开(公告)号: | CN1215951A | 公开(公告)日: | 1999-05-05 |
发明(设计)人: | 大崎文理 | 申请(专利权)人: | 日本电气株式会社 |
主分类号: | H04L7/00 | 分类号: | H04L7/00 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 李亚非,陈景峻 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 异步 转移 模式 适配层 降低 抖动 方法 设备 | ||
本发明涉及一种传输系统,用于通过ATM线路发送MPEG(移动图象画面编码专家组)数据,具体涉及AAL5(ATM适配层类型5)抖动降低方法和设备,用于降低AAL5的打包抖动和再生数据速率和系统时钟时的抖动。
在用于通过ATM线路发送MPEG数据的传统传输系统中,使用了锁相环技术(PLL)以降低AAL5接收抖动。
图5表示如在日本未决专利No.8-205103中所公开的ATM线路信号处理设备。参考图5,信元间隔提取部分501从接收输入数据中提取ATM信元间隔。信元间隔发生部分505用由压控振荡器(VCO)504再生的再生数据速率的时钟产生一个参考ATM信元间隔。比较器502比较两个ATM信元间隔,以输出信元间隔误差。低通滤波器(LPF)503调整来自比较器502的信元间隔误差,并用误差调整信号控制VCO504的输出时钟间隔,从而使比较器502的输出为零。
图6A-6C表示在日本未决专利No.8-97837中所公开的分组接收操作。这个现有技术采用“IEEE1394”帧格式。图6A表示在发送侧的编码器输出。图6B表示在接收侧的从L5最终输出。图6C表示经校正的数据。
在这个方法中,可以从表示帧的开始的同步时间和能够表明分组的开始的数据块号正确获得传送分组的位置,如图6C所示。根据这个信息,程序时钟参考(PCR)作为与在解码器侧通过计算系统时钟而输出的系统时钟相关的信息(被从编码器侧发送),被校正以降低在解码器侧的系统时钟抖动。
在ATM研讨会上被审查的“ATM上的MPEG”(传输系统)中,AAL5由两个MPEG传输流分组构成。图4A-4D表示从AAL5帧格式。如图4B所示,CPCS-PDU有效负载由两个188-字节MPEG传送分组401构成。被加上一个8字节尾缀以产生AAL5数据402。如图4C所示,数据402被划分成48-字节数据403。ATM信元信头被加到每个48-字节数据上,从而产生一个将被发送的ATM信元404,如图4D所示。
在基于“MPEG和ATM”的标准的数据传输系统中,接收设备接收一个AAL5数据单元,然后构造两个MPEG传送分组。两个MPEG数据是经时间压缩的并作为脉冲数据被输出。所以,根据传送分组是被安排在AAL5之前还是之后来产生抖动。这个抖动被称为打包抖动。
一般,当用ATM线路进行固定速率发送时,PLL被用于在接收侧再产生输入数据速率,如图5所示,另外,一个缓冲器被用于获得一个固定速率数据。然而,在MPEG再生中,解码器的系统时钟频率是27MHz,它和输入数据速率同步。所以,进一步需要缓冲器和PLL。也就是,有两个PLL和缓冲器的设备,结果有一个冗余装置。
如果不需要再生输入数据速率,可以通过直接再生27MHZ的系统时钟来解码MPEG数据。然而,在包括打包抖动的同时再生系统时钟时,这个抖动可以被加在系统时钟上。
当图6A-6C所示的方法被用于ATM系统作为降低打包抖动的一种方法时,同步时间表示一个帧的开始,即表示传送分组的开始的AAL5和数据块号是必要的。然而,不能通过“ATM上的MPEG”发送信息。
本发明的目的是提供一种AAL5抖动降低的方法和设备,在MPEG数据被通过ATM线路发送时,降低接收侧的AAL5打包抖动。
本发明的另一个目的是提供一种AAL5抖动降低的方法和设备,在MPEG数据被通过ATM线路发送时,降低接收侧的AAL5打包抖动,而不用任何PLL和缓冲器以预定的速率再生输入数据速率。
本发明的另一个目的是提供一种AAL5抖动降低的方法和设备,在MPEG数据被通过ATM线路发送时,再生一个在接收侧有良好的抖动特性的系统时钟。
为了实现上述目的,根据本发明提供一种AAL5降低抖动的方法,用于将MPEG数据转换成ATM信元并通过ATM线路发送ATM信元,包括在AAL5终止之后的用于检测相邻传送分组的开始的时间,获得系统时钟的加法平均值,和根据获得的加法平均值校正传送分组到达时间。
图1A-1D是表示在本发明中,从发送侧到接收侧数据转换的原理;
图2是根据本发明第一实施例的抖动降低设备的框图,再生输入数据速率;
图3是根据本发明第二实施例的抖动降低设备的框图,它再生MPEG系统时钟;
图4A-4D是将MPEG数据转换为ATM信元的时序图;
图5是用于再生输入数据速率的传统的抖动降低设备的框图;和
图6A-6C表示传统方法的MPEG系统时钟再生操作的时序图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/98116381.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:投影显示器
- 下一篇:用于电视的多区域交互节目引导