[发明专利]锁相环电路、再现装置和相位锁定方法无效

专利信息
申请号: 98122610.8 申请日: 1998-11-19
公开(公告)号: CN1217610A 公开(公告)日: 1999-05-26
发明(设计)人: 中沢徹二 申请(专利权)人: 索尼株式会社
主分类号: H03L7/00 分类号: H03L7/00;G11B19/28
代理公司: 上海专利商标事务所 代理人: 孙敬国
地址: 日本*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 锁相环 电路 再现 装置 相位 锁定 方法
【说明书】:

发明涉及驱动磁盘类型记录媒体以固定线性速度旋转从而进行数据再现的再现装置,和应用于上述类型的再现装置的锁相环电路和相位锁定方法。

其中采用诸如压缩磁盘(CD)等的磁盘作为记录媒体的系统已十分普及。在上述类型的系统中,把对其已执行EFM调制(8至14调制)(它是一种行程长度有限码)的记录数据记录在磁盘上。此外,对于旋转磁盘的操作,采用CLV(恒定的线性速度)。

在相关现有技术CLV旋转伺服中,例如,把从磁盘读出的EFM信号输入到锁相环电路(下面,将其简称为PLL电路)以提取时钟,而且把上述提取的时钟与由晶体元件获得的参考时钟相比较以获得旋转误差信息。然后,把旋转误差信息反馈到用于旋转磁盘的主轴马达,从而可以获得恒定线性速度的旋转状态。

为了允许如上所述的CLV伺服电路起作用,必需在正确提取时钟的情况下锁定PLL电路。为此,需要执行粗调伺服控制(rough servo control)的结构,它一旦启动主轴马达,首先就把提取的EFM信号拉入PLL电路的捕获范围。间而言之,例如,在磁盘再现装置中,一旦启动主轴旋转,粗调伺服电路首先执行旋转伺服控制达一定程度,然后在锁定PLL电路的那一刻,将CLV伺服操作从粗调伺服电路变成普通的CLV牵引伺服电路。

图1示出对于磁盘再现装置的CLV伺服系统的结构。

参照图1,CLV伺服系统包括粗调伺服电路100和CLV速度检测电路110。

在粗调伺服电路100中,首先将从磁盘再现的EFM信号输入到凹点长度测量电路101(pitlength measurement circuit)。FEM信号是行程长度有限码,规定了它的代码链的最大反转间隔是11T而且最小反转间隔是3T,以及凹点长度测量电路101按照由晶体(XTAL)元件产生的参考测量时钟为基准,测量在输入的EFM信号边缘之间的凹点长度,并向最大值保持电路102提供测得值的信息。最大值保持电路102有选择地保持从凹点长度测量电路101输入的凹点长度的测量信息中的最大值,并在下阶段,把最大值输出到最小值保持电路103。最小值保持电路103有选择地保持从最大值保持电路102输入到最小值保持电路103的最大值中的最小值,并输出最小值。然后,最小值保持电路103所保持的值示出由最大值保持电路102获得的最大凹点长度中的最小凹点长度。换句话说,即使由于读取误差(例如,由磁盘等损坏所引起的)使EFM信号示出长于11T的反转间隔,它们也被删除,而且获得与11T十分近似的最大凹点长度的信息。

虽然由最小值保持电路103用这种方法在某一范围内获得接近于11T(它是最长反转间隔)的凹点长度的信息,但是11T检测电路104把由最小值保持电路103所保持的凹点长度(反转间隔值)与作为参考的11T的凹点长度相比,从而输出对三个值的误差信号。间而言之,11T检测电路104输出在三种情况下的三个不同值的比较信号,这三种情况包括由最小值保持电路103所保持的值与作为参考的11T的凹点长度互相相等的情况、作为参考的11T的凹点长度较长的情况和作为参考的11T的凹点长度较短的情况。提供用这种方法获得的误差信号作为到主轴马达(图1中未示出)牵引伺服信号(pull-in servo signal)CLV-1,从而对CLV执行粗调伺服控制。

CLV速度检测电路110包括同步模式检测电路111,如图1所示,输入用于时钟提取的与从PLL电路(图1中未示出)输出的时钟相对应的EFM信号和信号PLCK(例如,频率为4.3218MHz)。

在EFM信号的一个帧(588比特)的顶部,编有24比特的同步模式的代码。由来自帧的顶部的11T、11T和2T的固定模式形成同步模式。在同步模式检测电路111中,运用信号PLCK作为参考时钟,通过以凹点为单位对输入的EFM信号进行计数(换句话说,以每588比特就进行一次计数),检测同步模式。

向内插保护电路112提供同步模式检测电路111的检测输出。例如,由于漏失再现信号、跳动的影响等,从而如果在原始位置上没有检测到同步模式或者在同步模式不应最初出现的位置上检测到同步模式,那么内插保护电路112执行同步模式、窗口保护等的内插处理。

分流从内插保护电路112输出的同步模式的信息,而且把它输入到帧同步产生电路113和速度计数器114。帧同步产生电路113根据帧同步的输入检测信号产生帧同步信号,而且帧同步信号用作所需的信号处理等。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼株式会社,未经索尼株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/98122610.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top