[发明专利]相关器和延迟锁相环电路无效
申请号: | 99110477.3 | 申请日: | 1999-07-16 |
公开(公告)号: | CN1246760A | 公开(公告)日: | 2000-03-08 |
发明(设计)人: | 大石泰之;长谷和男;浜田一;浅野贤彦 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | H04L5/00 | 分类号: | H04L5/00 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 杜日新 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 相关器 延迟 锁相环 电路 | ||
1.一种用于确定包含在扩展谱信号中的接收扩展码和基准扩展码之间相位差的相关器,包括:
基准扩展码产生器,用于产生基准扩展码;
组合码产生器,用于由基准扩展码产生组合扩展码;和运算电路,用于计算接收扩展码和组合扩展码之间相关性。
2.根据权利要求1的相关器,其中:
组合码产生器组合许多加权和基准扩展码出现的相移。
3.根据权利要求1的相关器,其中:
运算电路包括乘法器和积分器,乘法器用于接收扩展码与组合扩展码相乘,积分器用于累计乘法器的输出。
4.根据权利要求1的相关器,还包括相位检测器,用于根据运算电路的输出检测相位差。
5.根据权利要求1的相关器,还包括加权选择器,用于改变许多基准扩展码出现的加权。
6.一种用于确定包含在扩展谱信号中的接收扩展码和基准扩展码之间相位差的相关器,包括:
基准扩展码产生器,用于产生基准扩展码;
第1组合码产生器,用于由基准扩展码产生第1组合码;
第1运算电路,用于计算接收扩展码和第1组合码之间的第1个相关;
第2组合码产生器,用于由基准扩展码产生第2组合码;
第2运算电路,用于计算接收扩展码和第2组合码之间的第2个相关;
第3运算电路,用于根据第1和第2相关确定相位差。
7.根据权利要求6的相关器,其中:
第3运算电路用第2相关除以第1相关。
8.根据权利要求6的相关器,其中:
根据由执行基准扩展码相位移动单元中取样正弦波的一个周期获得值,第一组合码产生器施加第1加权许多基准扩展码出现的移动相位,并在加权之后,组合基准扩展码出现的许多移动相位。
9.根据权利要求6的相关器,其中:
根据由执行扩展码相位移动单元中取样余弦波的一个周期获得值,第二组合码产生器施加第二加权许多扩展码出现的移动相位,并在加权之后,组合基准扩展码出现的许多移动相位。
10.根据权利要求6的相关器,其中,第1运算电路包括:
乘法器,用于将接收扩展码与第1组合扩展码相乘;
积分器,用于累计乘法器的输出产生第1相关。
11.根据权利要求6的相关器,其中,第2运算电路包括:
乘法器,用于将接收扩展码与第二组合扩展码相乘;
积分器,用于累计乘法器的输出产生第2相关。
12.根据权利要求6的相关器,还包括一个可调相关器,它根据相位差,鉴别接收扩展码和基准码之间驻留实际相位差中的一个相位区域,并在这个相位区域连续地搜索,查找相关达到最大值的相位。
13.一种延迟锁相环电路,用于保持包含在扩展谱信号中的接收扩展码和基准扩展码之间的相位同步,包括:
基准扩展码产生器,用于产生基准扩展码;
组合码产生器,用于由基准扩展码产生组合扩展码;
运算装置,利用组合扩展码检测接收扩展码和基准扩展码之间的相位差;
压控振荡器,用于根据相位差控制基准扩展码的相位。
14.根据权利要求13的延迟锁相环电路,其中运算装置包括乘法器和滤波器,乘法器用于由组合扩展码与接收扩展码相乘,滤波器用于过滤乘法器的输出。
15.根据权利要求13的延迟锁相环电路,其中,组合码产生第1加权,并在随后组合许多基准扩展码出现移动的相位。
16.根据权利要求15的延迟锁相环电路,其中组合码产生器产生正的、并连续地降低量值的、构成已被连续地移动相位的2N(N为正整数)个基准扩展码的前一半的小相移的n个基准扩展码的加权,和产生负的、并连续地增加量值的、构成已被连续地移动相位的基准扩展码的后一半的大相移的n个基准扩展码的加权。
17.根据权利要求16的延迟锁相环电路,其中,对不同n的许多加权采用n是大的那个加权输出组合扩展码,而每当相位差降到低于设定值时,总是采用n是小的那个加权输出组合扩展码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/99110477.3/1.html,转载请声明来源钻瓜专利网。