[发明专利]在快闪内存芯片中存储程序和数据的方法无效
申请号: | 99116195.5 | 申请日: | 1999-05-21 |
公开(公告)号: | CN1095569C | 公开(公告)日: | 2002-12-04 |
发明(设计)人: | 苏卉 | 申请(专利权)人: | 深圳市中兴通讯股份有限公司 |
主分类号: | G06F15/167 | 分类号: | G06F15/167 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518057 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 内存 芯片 存储 程序 数据 方法 | ||
本发明涉及快闪内存芯片的一种使用方法。
在一些通讯设备中,如现有的一些SDH设备中的交叉板、支路板、光线路板等,在单板上电初始化时需要向主控板申请配置数据,因单板数量较多,容易造成通信拥挤。为解决这一问题,在这些单板上设置数据库,将配置数据存在单板上和数据库中,这样初始化时就不需要向主控板申请配置数据,显著减少通信量。在这些单板上设置数据库,通常用两块快闪内存(FLASH MEMORY)芯片,一块用作CPU的程序存储区,另一块用作数据存储区。用两块快闪内存芯片是因为快闪内存芯片在写期间是不能读的,用常规方法必须将程序和数据分别存储在不同的芯片里。用两块快闪内存芯片来存储程序和数据,一般情况下每块芯片的空间都有一半以上没有利用,单板上的走线也比较复杂。
本发明的目的是提供快闪内存芯片的一种新的使用方法,能在一块快闪内存芯片上同时存储程序和数据。
本发明的目的是这样实现的:将在单板上用作CPU的程序存储区的快闪内存芯片(FLASH MEMORY)同时用作程序存储区和数据存储区,其特征在于包括以下步骤:
(1)将程序全部存储在快闪内存芯片中;
(2)将数据存储在快闪内存芯片中;
(3)上电初始化时,将数据库读写程序代码移到CPU的内存
中,并将函数指针指向该内存;
(4)调用所述函数指针,对快闪内存芯片中的数据库进行读写
操作。
下面用具体实施例对本发明作进一步说明。
在SDH设备中,STM-4光线路板、2MPDH电支路板中都有用作存储CPU程序的快闪内存芯片。常用的型号为AT29C20芯片的内存空间为256Kbyte,而需要存储的程序和数据都小于128Kbyte。实施下列步骤可用一块芯片上同时存储程序和数据:
(1)将CPU的程序和数据库读写程序全部存储在AT29C20芯
片中;
(2)将数据存储在AT29C20芯片中;
(3)上电初始化时,将存储在AT29C20芯片中数据库读写程序
代码移到CPU的内存中,并将函数指针指向该内存;
(4)调用所述函数指针,可对AT29C20芯片中的数据库进行读
写操作。
采用本发明中的方法,用一块快闪内存芯片同时作为程序存储区和数据存储区,可以大大地节约成本,同时可使需要设置数据库的单板布线简化。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴通讯股份有限公司,未经深圳市中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/99116195.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种同步跟踪太阳的方法及能源站
- 下一篇:转矩传输系统的控制装置