[发明专利]等离子体显示器中隔行视频信号的显示方法和装置无效
申请号: | 99116264.1 | 申请日: | 1999-07-02 |
公开(公告)号: | CN1279560A | 公开(公告)日: | 2001-01-10 |
发明(设计)人: | 沈洪 | 申请(专利权)人: | 深圳市赛格集团有限公司 |
主分类号: | H04N5/445 | 分类号: | H04N5/445 |
代理公司: | 深圳市顺天达专利商标代理有限公司 | 代理人: | 郭伟刚 |
地址: | 518028 广东省深圳*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 等离子体 显示器 隔行 视频信号 显示 方法 装置 | ||
1、一种等离子体显示器中隔行频信号的显示方法,其特征在于包括以下步骤:
输入奇场信号期间,将各行数据存储在奇场存储器中,同时取出存储在偶场存储器中各行数据,每行数据重复输出显示2次;
输入偶场信号期间,将各行数据存储在偶场存储器中,同时取出存储在偶场存储器中各行数据,每行数据重复输出显示2次。
2、根据权利要求1所述的方法,其特征在于,还包括插入一个无效行或延时一行输出使得奇偶场显示位置错开一行的步骤。
3、根据权利要求1所述的方法,其特征在于,所述场显示数据的写入周期大于或等于场显示数据的读出周期。
4、一种等离子体显示器中隔行视频信号的显示装置,包括用于存储输出的显示数据的缓冲器BUF、用于输入全电视视频信号、输出R、G、B数字信号和行场同步、消隐及奇偶场识别信号的全数字视频解码器,以及分别用于存储奇场、偶场视频数据的奇场存储器RAM1和偶场存储器RAM2,其特征在于还包括:
写入地址/控制信号发生器WAC,用于产生写数据时的地址/控制信号;
读出地址/控制信号发生器RAC;用于产生读数据时的地址/控制信号;
第一双路选择器MUX1,用于根据所述写入地址/控制信号发生器WAC和所述读出地址/控制信号发生器RAC的信号向所述奇场存储器RAM1提供地址信号;
第二双路选择器MUX2,用于根据所述写入地址/控制信号发生器WAC和所述读出地址/控制信号发生器RAC的信号向所述偶场存储器RAM2提供地址信号;
数据输入开关K1、K3,分别连接在所述译码器输出端与所述奇场存储器RAM1、偶场存储器RAM2数据端口之间;
数据输出开关K2、K4,分别连接在所述奇场存储器RAM1、偶场存储器RAM2数据端口与输出缓冲器BUF之间:奇偶场控制信号发生器EOC,用于控制在输入奇场信号期间,将数据存写入奇场存储器中,同时两次读出存储在偶场存储器中的各行数据并送到输出缓冲器BUF中,在输入偶场信号期间,将数据写入偶场存储器中,同时取出存储在偶场存储器中各行数据,每行数据重复输出显示2次。
5、根据权利要求4所述的装置,其特征在于,所述奇偶场控制信号发生器EOC在插入一个无效行或延时一行输出使得奇偶场之间显示位置错开一行。
6、根据权利要求4所述的装置,其特征在于,所述场显示数据的写入周期大于或等于场显示数据的读出周期。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市赛格集团有限公司,未经深圳市赛格集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/99116264.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:光注入全内反射型1×N全光光开关列阵
- 下一篇:半导体装置及其制造方法