[发明专利]低耗电无触点集成电路无效
申请号: | 99812326.9 | 申请日: | 1999-10-22 |
公开(公告)号: | CN1324468A | 公开(公告)日: | 2001-11-28 |
发明(设计)人: | D·塞拉;N·潘戈德;M·马丁;F·贝古伊尼昂 | 申请(专利权)人: | 内部技术公司 |
主分类号: | G06K7/00 | 分类号: | G06K7/00 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 王勇,王忠忠 |
地址: | 法国圣*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 耗电 触点 集成电路 | ||
1.无触点式集成电路(IC),包括天线线圈(Ls)负荷调制装置(LMC),时钟(H)的分离装置(CEC1),及根据待传送的二进制信号(DTx)输出负荷调制信号的装置,其特征在于:它包括可输出脉冲负荷调制信号(Slm4)的装置(CC1),该脉冲负荷调制信号包括一系列的负荷调制脉冲(I1-In),该调制脉冲的持续时间以异步方式利用至少一个电容(Cas)的充电或放电来标定。
2.根据权利要求1所述的集成电路,其特征在于:它包括用于至少在发送负荷调制脉冲期间可禁止时钟(H)提取器(CEC1)的装置(WLCC,INV1,T5,T6)。
3.根据权利要求1至2之一的集成电路,其中输出脉冲负荷调制信号(Slm4)的装置(CC1)至少包括两个电容器(Cref,Cas)及一个装置(WLCC,CG1,CMP,D6,SR1,T1,T2,T3,T4),用于:
-在由预定数目的时钟(H)周期所确定的持续时间(Tref)内,在一个负荷调制脉冲发送前,用恒定电流(Iref)对第一个电容器(Cref)充电,
-在脉冲发送期间,用恒定电流(Iref)充电第二个电容器(Cas),及
-当第二个电容器的充电电压(Vas)等于第一个电容器端子上的电压(Vref)时,停止脉冲的发送。
4.根据权利要求1至3之一的集成电路,包括装置(WLCC),用于:
-将待发送的二进制信号(DTx)变换成二进制编码信号(S1),后者在二进制信号的每个位处至少具有一个上升或下降变化的边沿,及
-将二进制编码信号(S1)的变化边沿变换成负荷调制脉冲(I1-In),后者的持续时间比待发送的二进制信号(DTx)一个位的持续时间(Tb)短。
5.根据权利要求4所述的集成电路,其中仅是二进制编码信号(S1)的相同类型的变化边沿、即上升或下降边沿被输出脉冲调制信号的装置(CC1)变换为负荷调制信号。
6.根据权利要求1至5之一的集成电路,其中调制信号(Slm4)与交变信号(Fsc)组合,以形成包括交变信号脉冲的负荷调制信号。
7.根据权利要求1至6之一的集成电路,其中负荷调制脉冲具有的持续时间(Tas)小于或等于待传送的二进制信号(DTx)的一位的持续时间的四分之一。
8.根据权利要求1至7之一的集成电路,其中在发送了一个负荷调制脉冲后,时钟提取器(CEC1)至少保持禁止状态一个持续时间(Tref,Tas),该时间等于一个负荷调制脉冲的持续时间。
9.根据权利要求1至8之一的集成电路,其中设置了时钟提取器(CEC1)用于从天线线圈(Ls)中感应交变电压(Vas)中提取出时钟信号(H)。
10.根据权利要求1至9之一的集成电路,其特征在于:它包括从天线线圈(Ls)中感应的交变电压(Vas)中提取出直流供电电压(Vcc)的装置(Pd,C2)。
11.根据权利要求1至10之一的集成电路,其中用于禁止时钟提取器(CEC1)的装置包括用于使时钟提取器(CEC1)断电的装置(T5,T6)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于内部技术公司,未经内部技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/99812326.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:改进了高温下收缩性的双轴取向绝缘膜
- 下一篇:药物分配装置及其相关的改进