[实用新型]实时频率自适应跳频控制器无效
申请号: | 01219979.6 | 申请日: | 2001-05-08 |
公开(公告)号: | CN2468230Y | 公开(公告)日: | 2001-12-26 |
发明(设计)人: | 姚富强;陈建忠;李永贵;张锁敖;杨德保;李士起 | 申请(专利权)人: | 中国人民解放军总参谋部第六十三研究所 |
主分类号: | H04K3/00 | 分类号: | H04K3/00 |
代理公司: | 江苏省专利事务所 | 代理人: | 夏平 |
地址: | 210016*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种无线通信抗干扰用的实时频率自适应跳频控制器,它主要由组织发送单元、接收解码单元、中央处理器CPU、图案发生器、参数保持单元、接口等部分组成,其中组织发送单元由发送移位寄存器、发送比特计数器、运算电路、数据分路器、发缓冲器、发送计数器、数据/信令合路器、控制信号合路器、发送先入先出存储器组成;接收处理单元由接收移位寄存器、接收比特计数器、延时电路、数据/信令分路器、信令解码池、接收计数器、数据合路器、接收先入先出存储器组成。 | ||
搜索关键词: | 实时 频率 自适应 控制器 | ||
【主权项】:
1、一种实时频率自适应跳频控制器,其特征在于它主要由组织发送单元、接收解码单元、中央处理器CPU、图案发生器、参数保持单元、接口等部分组成,其中组织发送单元由发送移位寄存器、发送比特计数器、运算电路、数据分路器、发缓冲器、发送计数器、数据/信令合路器、控制信号合路器、发送先入先出存储器组成,发送移位寄存器和比特计数器的输入端分别连接发群路数据和发群路时钟,发送移位寄存器的并行输出连接到数据分路器的数据输入口,发送比特计数器的脉冲输出端连接到数据分路器的写信号输入口,发送比特计数器的并行输出与运算电路的并行输入端相连,数据分路器的并行数据输出端分别与发缓冲器的数据端和数据/信令合路器的数据输入端相连,数据分路器的控制输出端接控制信号合路器的一个输入端,发缓冲器的数据输出端和数据/信令合路器的另一数据输入端接中央处理器CPU的数据总线,数据/信令合路器的输出接发送先入先出存储器的并行数据输入端,控制信号合路器的另一输入端接外部控制信号,控制信号合路器的输出分别接发送先入先出存储器的写信号输入端和发送计数器的计数输入端,发送计数器的输出与运算电路的输入端相连;接收处理单元由接收移位寄存器、接收比特计数器、延时电路、数据/信令分路器、信令解码池、接收计数器、数据合路器、接收先入先出存储器组成,接收移位寄存器和比特计数器的输入端分别接收再生数据和收再生时钟,接收移位寄存器的并行输出接数据/信令分路器的输入,接收比特计数器的脉冲输出端连到数据/信令分路器的写信号输入口,接收比特计数器的并行输出接延时电路的数据输入端,延时电路的输出端接数据/信令分路器控制输入端,数据/信令分路器的数据输出分别与信令解码池的数据端和数据合路器的一个数据输入端相连,数据/信令分路器的控制输出端分别与接收计数器和与门的输入相连,信令解码池的数据输出端和数据合路器的另一数据输入端接中央处理器CPU的数据总线,数据合路器的输出接接收先入先出存储器的并行数据输入端,与门的另一输入端接外部写控制信号,与门的输出与接收先入先出存储器的写信号输入端相连,接收计数器的输出接延时电路的一个脉冲输入端,延时电路的另一脉冲输入端接收同步启动信号;上述组织发送单元、接收解码单元中的发缓冲器、发送先入先出存储器、信令解码池、接收先入先出存储器共用系统的工作时钟,CPU的地址总线和数据总线分别连接到跳频图案发生器PRG和参数保持单元的各相应输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军总参谋部第六十三研究所,未经中国人民解放军总参谋部第六十三研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/01219979.6/,转载请声明来源钻瓜专利网。