[发明专利]嵌入式存储器的接触插塞的制作方法有效

专利信息
申请号: 02122700.4 申请日: 2002-06-20
公开(公告)号: CN1396646A 公开(公告)日: 2003-02-12
发明(设计)人: 简山杰;郭建利 申请(专利权)人: 联华电子股份有限公司
主分类号: H01L21/768 分类号: H01L21/768;H01L21/28
代理公司: 北京三友知识产权代理有限公司 代理人: 陈红
地址: 台湾省*** 国省代码: 台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种嵌入式存储器的接触插塞的制作方法,该方法是先提供一定义有一存储阵列区及一周边电路区的半导体晶片,然后于该存储阵列区上形成复数个栅极以及轻掺杂漏极;接着于该半导体晶片表面依序形成一氮硅层以及一第二介电层,并于该存储阵列区上方的第二介电层中形成各该接触插塞;随后去除该周边电路区上方的该第二介电层以及该氮硅层,并利用一黄光暨蚀刻制程、离子布植以及沉积等制程,以于该周边电路区上形成各该栅极、轻掺杂漏极以及侧壁子;最后于该周边电路区中的各该栅极周围形成一源极与漏极,并进行一自行对准金属硅化物制程,以于各该接触插塞顶面、该周边电路区中的各该栅极的顶面以及各该源极与各该漏极表面形成一金属硅化物层。
搜索关键词: 嵌入式 存储器 接触 制作方法
【主权项】:
1.一种嵌入式存储器的接触插塞的制作方法,其特征是:该制作方法包含有下列步骤:提供一半导体晶片,且该半导体晶片的硅基底表面已定义有一存储阵列区以及一周边电路区;于该半导体晶片表面依序形成一第一介电层以及一未掺杂多晶硅层;对该存储阵列区上方的该未掺杂多晶硅层进行一第一离子布植制程,以使该存储阵列区上方的该未掺杂多晶硅层形成为一掺杂多晶硅层;于该半导体晶片表面依序形成一保护层以及一第一光阻层;进行一第一黄光制程,以于该存储阵列区上方的该第一光阻层中定义出复数个栅极的图案;利用该第一光阻层的图案当作硬罩幕,以蚀刻该存储阵列区上方的该保护层以及该掺杂多晶硅层,直至该第一介电层表面,以于该存储阵列区上形成各该栅极;去除该第一光阻层;进行一第一离子布植制程,以于该存储阵列区中的各该栅极周围形成一轻掺杂漏极(LDD);于该半导体晶片表面依序形成一氮硅层、一第二介电层以及一第二光阻层;进行一第二黄光制程,以于该存储阵列区上方的该第二光阻层中定义出复数个接触插塞的图案;利用该第二光阻层的图案当作硬罩幕,蚀刻该存储阵列区上方的该第二介电层、该氮硅层以及该第一介电层,直至该硅基底表面,以于该第二介电层中形成复数个接触插塞洞;去除该第二光阻层;于各该接触插塞洞中填满一多晶硅层,以于该存储阵列区上方形成各该接触插塞;去除该周边电路区上方的该第二介电层、该氮硅层以及该保护层;于该半导体晶片表面形成一第三光阻层;进行一第三黄光制程,以于该周边电路区上方的该第三光阻层中定义出复数个栅极的图案;利用该第三光阻层的图案当作硬罩幕,蚀刻该周边电路区上方的该未掺杂多晶硅层直至该第一介电层表面,以于该周边电路区上形成各该栅极;去除该第三光阻层;于该周边电路区中的各该栅极周围及侧壁分别形成一轻掺杂漏极以及侧壁子;于该周边电路区中的各该栅极周围形成一源极与漏极;以及进行一自行对准金属硅化物制程,以于各该接触插塞顶面、该周边电路区中的各该栅极的顶面以及各该源极与各该漏极表面形成一金属硅化物层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联华电子股份有限公司,未经联华电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/02122700.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top