[发明专利]多处理器系统以及其中的排他控制方法有效

专利信息
申请号: 200580040025.3 申请日: 2005-11-21
公开(公告)号: CN101061462A 公开(公告)日: 2007-10-24
发明(设计)人: 上田真 申请(专利权)人: 国际商业机器公司
主分类号: G06F9/52 分类号: G06F9/52;G06F12/00;G06F13/36;G06F15/167
代理公司: 北京市中咨律师事务所 代理人: 李峥;于静
地址: 美国*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种能够用简单的结构实现与具有锁变量的原子读出修改写入功能的高成本的系统同样的功能的多处理器系统。如果某一CPU断言读出信号READ,则从锁寄存器18读出锁变量LOCK,并且将锁定状态“1”的锁变量LOCK写入到锁寄存器18。在所读出的锁变量LOCK是非锁定状态“0”的情况下,该CPU能够获得锁。由于读出锁变量LOCK并且写入锁定状态“1”的主锁变量LOCK,所以此后即使另一CPU断言读出信号READ,也会因为从锁寄存器18读出锁定状态“1”的锁变量LOCK,而使该另一CPU不能获得锁。
搜索关键词: 处理器 系统 以及 其中 排他 控制 方法
【主权项】:
1.一种多处理器系统,其特征在于,具备:多个处理器,其各个在执行排他控制之前,为了获得锁而断言读出信号,并且在执行排他控制之后,为了释放锁而断言写入信号;以及锁寄存器,其与上述多个处理器连接;其中,上述锁寄存器包括:保存单元,其保存锁定状态或者非锁定状态的第1锁变量;锁变量输出单元,其在上述处理器的1个断言读出信号时,输出此前保存在上述保存单元中的第1锁变量;以及锁变量输入单元,其在上述处理器的1个断言读出信号时,将锁定状态的第1锁变量设定到上述保存单元,并且在上述处理器的1个断言写入信号时,将非锁定状态的第1锁变量设定到上述保存单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国际商业机器公司,未经国际商业机器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200580040025.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top