[发明专利]防止静电放电的本体偏置PMOS保护无效

专利信息
申请号: 200580047382.2 申请日: 2005-11-30
公开(公告)号: CN101443908A 公开(公告)日: 2009-05-27
发明(设计)人: C·T·萨林;C·杜沃瑞;G·博塞利 申请(专利权)人: 德克萨斯仪器股份有限公司
主分类号: H01L23/62 分类号: H01L23/62
代理公司: 北京纪凯知识产权代理有限公司 代理人: 赵蓉民
地址: 美国德*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种保护集成电路焊盘(201)以防ESD脉冲的保护电路包含:放电电路,该放电电路在衬底(205)(最好是n型)内具有细长的MOS晶体管(202)(最好是PMOS)。放电电路可操作用于将到焊盘的ESD脉冲放电至地(203)。实施方式进一步包含连接至焊盘的抽运电路以接收一部分脉冲电流;抽运电路包含确定该电流部分大小的组件(221)(例如,另一晶体管、一串正向二极管,反相齐纳二极管),其中该组件连接至地。分立电阻(222)(例如,约40欧姆到60欧姆)连接在焊盘和该组件之间,并且该分立电阻可操作用于产生由电流部分引起的电压降(约0.5V到1.0V)。多个至衬底的触点连接至该电阻,以使得电压降均匀地加到衬底上,以确保细长的晶体管的均匀导通来进行均匀的脉冲放电。
搜索关键词: 防止 静电 放电 本体 偏置 pmos 保护
【主权项】:
1. 一种保护集成电路焊盘以防ESD脉冲的保护电路,包含:放电电路,其在衬底内具有细长的MOS管,所述放电电路可操作用于将到所述焊盘的ESD脉冲放电至地;和抽运电路,其包含:输入端,其用于接收所述脉冲的电流中的一部分;组件,其确定所述电流部分的大小,所述组件连接至地;分立电阻,其连接在所述输入端和所述组件之间,所述电阻可操作用于产生由所述电流部分引起的电压降;和至所述衬底的多个触点,其连接至所述电阻以使得所述电压降均匀地加到所述衬底,以确保所述细长的晶体管的均匀导通来进行均匀的脉冲放电。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200580047382.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top