[发明专利]芯片级封装结构及其制法无效

专利信息
申请号: 200610169986.0 申请日: 2006-12-26
公开(公告)号: CN101211793A 公开(公告)日: 2008-07-02
发明(设计)人: 普翰屏;黄建屏;萧承旭 申请(专利权)人: 矽品精密工业股份有限公司
主分类号: H01L21/50 分类号: H01L21/50;H01L21/60;H01L21/56;H01L23/48;H01L23/31
代理公司: 北京纪凯知识产权代理有限公司 代理人: 程伟;王锦阳
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种芯片级封装结构及其制法,是提供一表面预定位置形成有多个金属垫的载具,以将接置有导电凸块的多个芯片藉该导电凸块对应焊接于该载具的金属垫上,从而将多个芯片精准定位于载具上,避免现有芯片定位不佳问题,接着,于该载具上形成包覆该多个芯片与导电凸块的封装胶体,接着移除该载具,以使该金属垫外露出该封装胶体且与该封装胶体的一表面齐平,并于该封装胶体的表面上形成电性连接至该金属垫的导电迹线,之后敷设一拒焊层于该导电迹线上,并使导电迹线预定部分外露出该拒焊层,以于该导电迹线预定外露部分上形成导电元件,再切割该封装胶体,以形成多个具有芯片的芯片级封装结构。
搜索关键词: 芯片级 封装 结构 及其 制法
【主权项】:
1.一种芯片级封装结构的制法,包括:提供一载具,于该载具表面的预定位置形成有多个金属垫;将多个接置有导电凸块的芯片,以该导电凸块对应焊接于该载具的金属垫上,藉以将该芯片精准定位于载具上;于该载具上形成包覆该多个芯片与导电凸块的封装胶体;移除该载具,以使该金属垫外露出该封装胶体且与该封装胶体的一表面齐平;形成多条导电迹线于该封装胶体的表面上,并使该导电迹线电性连接至该金属垫;敷设一拒焊层于该导电迹线上,并开设多个贯穿该拒焊层的开孔,以外露出该导电迹线预定部分;分别形成多个导电元件于该导电迹线预定外露部分上;以及切割该封装胶体,以形成多个芯片级封装结构。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于矽品精密工业股份有限公司,未经矽品精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200610169986.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top