[发明专利]驱动具有容性阻抗的器件的驱动方法和装置以及图像拾取装置无效
申请号: | 200680010881.9 | 申请日: | 2006-02-27 |
公开(公告)号: | CN101151891A | 公开(公告)日: | 2008-03-26 |
发明(设计)人: | 绢笠幸久;濑上雅博;广田功 | 申请(专利权)人: | 索尼株式会社 |
主分类号: | H04N5/335 | 分类号: | H04N5/335;H01L27/148 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 | 代理人: | 董方源 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 诸如电荷耦合器件这样的三个器件中每个被包括在组成3相谐振电路的三个相位阻抗电路之一中作为具有容性阻抗的器件。驱动电路将逻辑电平0、高阻抗电平或者逻辑电平1应用于相位阻抗电路中的节点Node_A、Node_B和Node_C中的每一个,以引起谐振状态在相位阻抗电路中的顺序转变。在驱动相位阻抗电路的操作中,逻辑电平0、高阻抗电平和逻辑电平1中的任一个被应用于每个节点,以在相位阻抗电路之间维持2π/3的相位差。这样,逻辑电平和逻辑电平相位被以这样一种方式分配给节点,使得逻辑电平在每个与时间点相对应的任何定时处不互相重叠。因此,用于驱动每个具有容性阻抗的器件的驱动装置能够减小功率消耗。 | ||
搜索关键词: | 驱动 具有 阻抗 器件 方法 装置 以及 图像 拾取 | ||
【主权项】:
1.一种用于驱动n个器件的驱动方法,所述n个器件中的每个器件被包括在组成n相LC谐振电路的多个相位阻抗电路之一中作为具有容性阻抗的器件,n是至少等于3的整数,其中,逻辑电平0、高阻抗电平或者逻辑电平1中的任一个被应用于所述相位阻抗电路的每个驱动点,使得引起谐振状态在所述相位阻抗电路之间顺序转移。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼株式会社,未经索尼株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200680010881.9/,转载请声明来源钻瓜专利网。