[发明专利]在多个视频处理单元(VPU)的系统中的帧同步无效
申请号: | 200680017520.7 | 申请日: | 2006-05-26 |
公开(公告)号: | CN101198988A | 公开(公告)日: | 2008-06-11 |
发明(设计)人: | T·凯利;R·卡杜里;D·贝尔 | 申请(专利权)人: | ATI技术公司 |
主分类号: | G06T15/00 | 分类号: | G06T15/00 |
代理公司: | 永新专利商标代理有限公司 | 代理人: | 林锦辉 |
地址: | 加拿大*** | 国省代码: | 加拿大;CA |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 描述了一种用于在多个视频处理单元(VPU)系统中进行帧同步的系统和方法。在各个实施例中,多个VPU协作来处理用于显示的帧数据。依照实施例,一个以上的VPU可以不存在于相同的卡上使得可以使用常规的同步方法。在各个实施例中通过使用信号量机制并且通过把值写入到共享存储单元来实现帧数据同步。为了使在相同的命令缓冲器上操作的多个VPU之间的执行同步,根据信号量值或共享存储单元中的值来停滞一个或多个VPU对命令的执行。 | ||
搜索关键词: | 视频 处理 单元 vpu 系统 中的 同步 | ||
【主权项】:
1.一种系统,包括:系统存储器,由所述系统中的组件经由总线共享;多个处理器,用于对共同任务进行共享处理,每个所述处理器包括从包含以下各项的组中所选择的至少一种通信机制:本地存储器、信号量机制、以及用于经由所述总线访问所述系统存储器的虚拟存储器机制;以及驱动器,被耦合到所述多个处理器中的每一个,用于向每个所述处理器并发地发出相同的命令缓冲器以便完成所述共同任务,其中,所述共同任务的完成包括至少一个同步点,所述命令缓冲器包括用于在所述同步点处协调数据传送的至少一种同步机制,所述至少一种机制从包含以下各项的组中选出:所述信号量机制、所述虚拟存储器机制、以及经由所述系统总线访问所述系统存储器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ATI技术公司,未经ATI技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200680017520.7/,转载请声明来源钻瓜专利网。
- 上一篇:具有优异耐水解性能的阻燃性聚酯及其制备方法
- 下一篇:白兰地酒