[发明专利]积分模数转换器无效
申请号: | 200680041838.9 | 申请日: | 2006-11-08 |
公开(公告)号: | CN101305519A | 公开(公告)日: | 2008-11-12 |
发明(设计)人: | 弗里德尔·格费斯;沃尔夫冈·菲尔特纳 | 申请(专利权)人: | NXP股份有限公司 |
主分类号: | H03M1/50 | 分类号: | H03M1/50 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 朱进桂 |
地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了一种模数转换器(ADC),包括延迟锁定回路(DLL)(2、5),该延迟锁定环与基准时钟信号(12)同步。因此时钟信号的上升沿每个时钟周期通过DLL一次。在使用中,积分ADC依赖于由积分器(4)获得的积分定时测量,将模拟输入信号转换成数字输出信号。通过读取DLL中独立延迟单元的逻辑状态进行定时测量。这样确定并使用时钟信号上升沿的位置作为定时测量。定时测量采用数字温度计的形式,可以转换成二进制数。通过利用DLL进行定时测量,可用DLL的闭环反馈减小工艺及温度变化的影响。在另一个实施例中,使用了倍增延迟锁定回路(MDLL)。在改进实施例中,用环形振荡器代替DLL。在该实施例中,使用校准部件补偿工艺及温度变化的影响。 | ||
搜索关键词: | 积分 转换器 | ||
【主权项】:
1.一种积分模数转换器(ADC),用于将模拟输入信号(20)转换成数字输出信号,所述积分ADC包括:信号产生装置,用于产生频率等于或大于采样频率的基准时钟信号(12);延迟锁定回路(2,50),包括带有多个延迟单元(26,60)的延迟线(34,58),其中所述将延迟锁定回路锁定到基准时钟信号;积分装置(4),用于积分第一信号;以及数字逻辑装置(8,72),用于根据所述积分装置执行的积分的定时测量来产生数字输出信号,其中定时测量至少部分取决于所述多个延迟单元的逻辑状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200680041838.9/,转载请声明来源钻瓜专利网。
- 上一篇:婴幼儿坐背带
- 下一篇:用于烷基芳烃异构化的催化剂