[发明专利]本地时钟生成的方法和电路以及包括本地时钟生成的电路的智能卡有效

专利信息
申请号: 200680046351.X 申请日: 2006-10-06
公开(公告)号: CN101326475A 公开(公告)日: 2008-12-17
发明(设计)人: 罗伯特·利迪尔;阿兰·波梅特;本杰明·杜瓦尔 申请(专利权)人: 雅斯拓股份有限公司;ST微电子股份有限公司
主分类号: G06F1/04 分类号: G06F1/04;H03L7/197
代理公司: 北京市柳沈律师事务所 代理人: 周少杰
地址: 法国*** 国省代码: 法国;FR
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种插入于时钟恢复电路内的开环中的延迟电路,所述时钟恢复电路用于提高时钟恢复的精确度。一个振荡器信号φ(0)到φ(2i-1)被提供有基本时间步长。在接收到的位流内测量与位持续时间对应的时间步长的有理数。将振荡器信号φ(0)到φ(2i-1)变换为具有与至少一个振荡器信号φ(0)到φ(2i-1)同相的激活边缘的时钟信号(CK),两个连续激活边缘被与时间步长数目的整数部分成比例的时间段分离。计算与时间步长数目的小数部分成比例的时间延迟。时钟信号CK的下一激活边缘被延迟所计算的延迟。
搜索关键词: 本地 时钟 生成 方法 电路 以及 包括 智能卡
【主权项】:
1.一种在集成电路(3)中生成包括连续激活边缘的校准时钟信号(CKU)的方法,其中所述方法包括步骤:提供至少一个具有基本时间步长的振荡器信号(),所述振荡器信号具有与自由工作频率对应的振荡器周期;测量接收到的位流内的位持续时间的时间步长的有理数;在校准时钟信号的激活边缘的每次生成之后,计算与下一激活边缘之前的分离时间对应的时间步长的整数和小数;将振荡器信号()变换为时钟信号(CK),所述时钟信号的激活边缘与至少一个振荡器信号()同相,两个连续激活边缘由与时间步长的整数成比例的时间段分离;计算与对应于时间步长的小数的时间步长小数部分成比例的时间延迟;和将时钟信号(CK)的下一激活边缘延迟所述计算的延迟,所述下一激活边缘与至少一个振荡器信号不同步。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于雅斯拓股份有限公司;ST微电子股份有限公司,未经雅斯拓股份有限公司;ST微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200680046351.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top