[发明专利]一种具有静电防护结构的集成电路有效
申请号: | 200710064597.6 | 申请日: | 2007-03-21 |
公开(公告)号: | CN101272050A | 公开(公告)日: | 2008-09-24 |
发明(设计)人: | 杨海钢;孙嘉斌 | 申请(专利权)人: | 中国科学院电子学研究所 |
主分类号: | H02H9/00 | 分类号: | H02H9/00;H01L23/60 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 周国城 |
地址: | 100080北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种具有静电防护结构的集成电路,包括:输入端口ESD保护单元、输出端口ESD保护单元、内核电源ESD保护单元、I/O电源ESD保护单元、输入/输出双向端口ESD保护单元、内核逻辑单元。相对于传统的静电放电防护电路及方法,本发明提出的技术方案,针对在可编程逻辑器件中大量采用的双向输入/输出端口,采用了专门的静电放电防护电路结构。在这个基础上,本发明进一步提出了兼容双向输入/输出端口的集成电路静电放电防护电路结构,大大提高了整个芯片对静电放电的防护能力,能够有效地改善静电放电烧毁芯片所带来芯片可靠性的问题。 | ||
搜索关键词: | 一种 具有 静电 防护 结构 集成电路 | ||
【主权项】:
1. 一种具有静电防护结构的集成电路,其特征在于,包括:输入端口静电放电保护单元(1),用于将输入端口引入的静电放电电流泄放到I/O电源轨线上;输出端口静电放电保护单元(2),用于将输出端口引入的静电放电电流泄放到I/O电源轨线上;输入/输出双向端口静电放电保护单元(3),用于将输出/输出双向端口带来的静电放电电流泄放到I/O电源轨线上;I/O电源静电放电保护单元(4),用于将I/O电源端口引入的静电放电电流以及被输入端口静电放电保护单元(1)、输出端口静电放电保护单元(2)、输入/输出双向端口静电放电保护单元(5)泄放到I/O电源轨线上的静电放电电流泄放到静电放电的接地端;内核电源静电放电保护单元(5),用于将内核电源端口引入的静电放电电流泄放到静电放电的接地端;内核逻辑单元(6),由输入端口静电放电保护单元(1)、输出端口静电放电保护单元(2)、输入/输出双向端口静电放电保护单元(3)、I/O电源静电放电保护单元(4)和内核电源静电放电保护单元(5)提供静电放电保护。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院电子学研究所,未经中国科学院电子学研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710064597.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种妇女卫生用品及其制造方法
- 下一篇:地下现浇混凝土结构外墙墙脖施工方法