[发明专利]同步时钟产生装置及同步时钟产生方法无效
申请号: | 200710101255.7 | 申请日: | 2004-12-17 |
公开(公告)号: | CN101072296A | 公开(公告)日: | 2007-11-14 |
发明(设计)人: | 铃木章宏;薗部浩之 | 申请(专利权)人: | 松下电器产业株式会社 |
主分类号: | H04N5/06 | 分类号: | H04N5/06;H04N5/08 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 王以平 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种同步时钟产生装置,在产生水平同步时钟的情况下,可以不使电路结构中的位数扩展,而提高锁定精度以及扩大锁定范围。本发明的同步时钟产生装置包括:乘法器(105),将水平同步信号(S103)与水平同步脉冲信号(S104)相乘以产生乘积数据(S105);增益可变数字(LPF906),从该乘积数据(S105)中只取出DC成分并可以调整增益;以及控制器(907),根据补偿数据(S906),计算出增益调整数据(S107)、锁定中心频率设定数据(S407)、以及LPF增益调整数据(S907),该同步时钟产生装置检测相对锁定中心频率的偏移量以及离散量,如果偏移量大,使锁定中心频率产生偏移而在频率轴上使锁定范围产生偏移,使直观上的锁定范围扩大,如果离散量小,就使增益变小,从而提高锁定精度。 | ||
搜索关键词: | 同步 时钟 产生 装置 方法 | ||
【主权项】:
1.一种同步时钟产生装置,其特征在于包括:A/D转换器,以与同步信号同步的同步时钟作为采样的基准,将附加有该同步信号的模拟输入信号变换为数字信号;同步信号分离电路,从上述数字信号中分离出上述同步信号;脉冲产生电路,对上述同步时钟仅计数到对于上述模拟输入信号预先设定的数以产生同步脉冲信号;乘法器,将由上述同步信号分离电路分离出的同步信号与上述同步脉冲信号相乘并输出乘积数据;低通滤波器,从上述乘积数据中取出直流成分,并将该直流成分作为补偿数据输出;控制器,基于上述补偿数据,设定锁定中心频率设定值,并输出表示该锁定中心频率设定值的锁定中心频率设定数据,其中该锁定中心频率设定值用于设定在没有输出该补偿数据的状态下所得到的上述同步时钟的频率;以及电压控制振荡器,产生与将上述补偿数据与上述锁定中心频率设定数据相加而得到的数据对应的频率的时钟,并将该时钟作为上述同步时钟输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于松下电器产业株式会社,未经松下电器产业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710101255.7/,转载请声明来源钻瓜专利网。