[发明专利]时钟信号调节装置和方法有效
申请号: | 200710181289.1 | 申请日: | 2007-10-26 |
公开(公告)号: | CN101159535A | 公开(公告)日: | 2008-04-09 |
发明(设计)人: | 闫树军;石鸿斌 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H04L7/00 | 分类号: | H04L7/00;G06F1/04 |
代理公司: | 北京康信知识产权代理有限责任公司 | 代理人: | 尚志峰;吴孟秋 |
地址: | 518057广东省深圳市南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种时钟信号调节方法和装置,其中,该方法包括以下步骤:当时钟驱动电路的第一驱动通道的输入端接收到来自时钟信号源的时钟信号时,通过第一驱动通道的多个输出端输出多路输出时钟信号,从而得到低抖动的时钟信号;将多路输出时钟信号中的一个输出时钟信号发送至零延时缓冲器的输入端,并将零延时缓冲器的反馈输出端的输出信号发送至第二驱动通道的输入端;以及将第二驱动通道的输出信号发送至零延时缓冲器的反馈输入端,从而从零延时缓冲器的输出端输出的时钟信号具有与来自时钟信号源的时钟信号相同的相位。这样避免了对系统时钟进行分叉,又避免了采用高端的零延时芯片或PLL电路模块,减少了设备的成本。 | ||
搜索关键词: | 时钟 信号 调节 装置 方法 | ||
【主权项】:
1.一种时钟信号调节方法,用于采用时钟驱动电路和零延时缓冲器来同时提供低抖动的时钟信号和与时钟信号源同相的时钟信号,其特征在于,包括以下步骤:步骤一,当所述时钟驱动电路的第一驱动通道的输入端接收到来自所述时钟信号源的时钟信号时,通过所述第一驱动通道的多个输出端输出多路输出时钟信号,从而得到低抖动的时钟信号;步骤二,将所述多路输出时钟信号中的一个输出时钟信号发送至所述零延时缓冲器的输入端,并将所述零延时缓冲器的反馈输出端的输出信号发送至第二驱动通道的输入端;以及步骤三,将所述第二驱动通道的输出信号发送至所述零延时缓冲器的反馈输入端,从而从所述零延时缓冲器的输出端输出的时钟信号具有与来自所述时钟信号源的所述时钟信号相同的相位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710181289.1/,转载请声明来源钻瓜专利网。