[发明专利]半导体装置、层叠型半导体装置以及内插器基板无效
申请号: | 200710192720.2 | 申请日: | 2007-11-16 |
公开(公告)号: | CN101183670A | 公开(公告)日: | 2008-05-21 |
发明(设计)人: | 细野真行;柴田明司;稻叶公男 | 申请(专利权)人: | 日立电线株式会社 |
主分类号: | H01L23/488 | 分类号: | H01L23/488;H01L23/498;H01L23/13;H01L25/00 |
代理公司: | 北京银龙知识产权代理有限公司 | 代理人: | 钟晶 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供应力缓和能力优良的半导体装置、层叠型半导体装置以及用于该半导体装置的内插器基板,所述的应力产生于内插器基板和印刷配线板(母板)之间,或者层叠型半导体装置的半导体装置之间。BGA型半导体装置(20)具备含有绝缘基板(1)和配线图案(2)的内插器基板(3)、半导体元件(4)、接合半导体元件(4)和内插器基板(3)之间的连接层(5)以及在内插器基板(3)上配置的焊球(8),绝缘基板(1)的在半导体元件(4)的外侧配置的焊球(8)的搭载部弯曲,以形成可折叠部(1a),绝缘基板(1)的未弯曲部分和弯曲部分相对,以形成空隙(22)。 | ||
搜索关键词: | 半导体 装置 层叠 以及 内插 器基板 | ||
【主权项】:
1.一种半导体装置,其具备半导体元件、内插器基板、连接层以及外部端子,其中,所述内插器基板具有导电连接所述半导体元件的配线图案和形成有该配线图案的绝缘基板,所述连接层将所述半导体元件和所述内插器基板之间接合,外部端子是所述内插器基板上配置的焊球等,其特征在于,所述绝缘基板中,在所述半导体元件的外侧配置的所述外部端子的搭载部弯曲,所述绝缘基板的未弯曲部分和弯曲部分相对,以形成空隙。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日立电线株式会社,未经日立电线株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710192720.2/,转载请声明来源钻瓜专利网。