[发明专利]具有量化器输出预测和比较器减少的△-∑调制器模拟-数字转换器有效
申请号: | 200780014650.X | 申请日: | 2007-03-09 |
公开(公告)号: | CN101427471A | 公开(公告)日: | 2009-05-06 |
发明(设计)人: | 约翰·L·梅兰松 | 申请(专利权)人: | 塞瑞斯逻辑公司 |
主分类号: | H03M3/04 | 分类号: | H03M3/04 |
代理公司: | 北京康信知识产权代理有限责任公司 | 代理人: | 余 刚;尚志峰 |
地址: | 美国德*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 文中所描述的信号处理系统中的Δ-∑调制器的量化器使用减少了的一组比较器进行量化,其中,该量化是通过预定并且保持环路滤波器输出信号VLF(t)和预测的量化器输出信号qest之间的每周期最大偏差d来进行的。在至少一个实施例中,根据量化级别数量来定义最大量化器级别偏差d。因此,需要对量化器输入信号Vin(t)进行量化的量化器中的比较器的数量是基于最大量化器级别偏差d的。除使用比可利用的量化输出级别N更少的比较器之外,量化器可以使用偶数M个比较器,与类似的传统的使用M+1个比较器的减少了比较器的ADC跟踪量化器的设计形成了对比,其中,N和M是整数且M<N。 | ||
搜索关键词: | 具有 量化 输出 预测 比较 减少 调制器 模拟 数字 转换器 | ||
【主权项】:
1. 一种信号处理系统,包括:模拟-数字Δ-∑调制器,包括:量化器输出预测器,包括低通滤波器以产生预测的量化器输出信号,其中,所述预测的量化器输出信号是基于至少一个或多个之前的Δ-∑调制器输出信号而对t时刻的量化器输入信号的估计值;环路滤波器,以产生t时刻的环路滤波器输出信号;以及量化器,耦合到所述环路滤波器,以基于所述量化器输入信号产生量化器输出信号,其中,所述量化器输入信号包括t时刻所述环路滤波器输出信号和t时刻所述预测的量化器输出信号之差。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于塞瑞斯逻辑公司,未经塞瑞斯逻辑公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200780014650.X/,转载请声明来源钻瓜专利网。