[发明专利]利用4层系叠层体进行的半导体器件的制造方法有效
申请号: | 200780037889.9 | 申请日: | 2007-10-12 |
公开(公告)号: | CN101523292A | 公开(公告)日: | 2009-09-02 |
发明(设计)人: | 竹井敏;中岛诚;境田康志;今村光;桥本圭祐;岸冈高广 | 申请(专利权)人: | 日产化学工业株式会社 |
主分类号: | G03F7/11 | 分类号: | G03F7/11;G03F7/40;H01L21/027;H01L21/3205 |
代理公司: | 北京市中咨律师事务所 | 代理人: | 段承恩;田 欣 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供在半导体器件的光刻工序中在光致抗蚀剂的下层中使用的叠层体和使用该叠层体的半导体器件的制造方法。本发明的半导体器件的制造方法包括下述工序:在半导体基板上按照有机下层膜(A层)、含硅的硬掩模(B层)、有机防反射膜(C层)和光致抗蚀剂膜(D层)的顺序叠层各层的工序。包括使光致抗蚀剂膜(D层)形成抗蚀剂图形,按照抗蚀剂图形来蚀刻有机防反射膜(C层),利用构图化了的有机防反射膜(C层)来蚀刻含硅的硬掩模(B层),利用构图化了的含硅的硬掩模(B层)来蚀刻有机下层膜(A层),利用构图化了的有机下层膜(A层)来加工半导体基板的工序。 | ||
搜索关键词: | 利用 层系叠层体 进行 半导体器件 制造 方法 | ||
【主权项】:
1. 一种半导体器件的制造方法,包括在半导体基板上按照有机下层膜(A层)、含硅的硬掩模(B层)、有机防反射膜(C层)和光致抗蚀剂膜(D层)的顺序叠层各层的工序。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日产化学工业株式会社,未经日产化学工业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200780037889.9/,转载请声明来源钻瓜专利网。
- 上一篇:具有可用状态指示符的统一联系人数据库
- 下一篇:波长转换装置以及图像显示装置