[发明专利]现代可编程逻辑器件软件系统的层次化布局建模方法无效
申请号: | 200810032766.2 | 申请日: | 2008-01-17 |
公开(公告)号: | CN101231674A | 公开(公告)日: | 2008-07-30 |
发明(设计)人: | 来金梅;徐嘉伟;扬铭;童家榕 | 申请(专利权)人: | 复旦大学 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 上海正旦专利代理有限公司 | 代理人: | 陆飞;盛志范 |
地址: | 20043*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于电子技术领域,具体为一种现代FPGA软件系统的层次化布局建模方法。本发明为一种针对现代FPGA硬件结构的布局软件建模方法。具体是将FPGA的结构根据逻辑单元的类型在逻辑上分为几个逻辑单元层,如可编程逻辑块层,可编程输入输出块层,块随机存储器层,总线层和全局时钟层等;然后在各个逻辑单元层上根据其特定的几何结构分别建模,并根据实际情况调整布局方案。本发明通过在各个逻辑单元层上分别布局,可以极大地提高FPGA布局软件在整个FPGA CAD流程中的运行效率及算法可扩展性。 | ||
搜索关键词: | 现代 可编程 逻辑 器件 软件 系统 层次 布局 建模 方法 | ||
【主权项】:
1.一种现代FPGA软件系统的层次化布局建模方法,其特征在于具体步骤如下:(1)将FPGA芯片上同种类型的所有逻辑单元组成不同的逻辑单元层,从而把FPGA芯片分割为几个互不重迭的布局区域;具体地说,将所有的可编程逻辑块组成一个逻辑单元层;所有的可编程输入输出块组成一个逻辑单元层;所有的块随机存储器组成一个逻辑单元层;所有的总线组成一个逻辑单元层;如果还有更多种类的逻辑单元,也将它们相应地分割为多个逻辑单元层;(2)在各个逻辑单元层上根据其特定的几何结构分别建模,并根据实际情况调整布局方案;具体是从每个逻辑单元层中随机的选取两个单元用于模拟退火算法中交换尝试,如果该交换能够改善布局方案,则接受交换;如果不能改善布局方案,则以一定概率接受交换;这里FPGA是指可编程逻辑器件。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810032766.2/,转载请声明来源钻瓜专利网。