[发明专利]基于全数字锁相环的去抖电路无效
申请号: | 200810043371.2 | 申请日: | 2008-05-16 |
公开(公告)号: | CN101582691A | 公开(公告)日: | 2009-11-18 |
发明(设计)人: | 彭兴贵 | 申请(专利权)人: | 上海全盛微电子有限公司 |
主分类号: | H03L7/07 | 分类号: | H03L7/07;H03L7/08;H03L7/18 |
代理公司: | 上海浦一知识产权代理有限公司 | 代理人: | 丁纪铁 |
地址: | 201203上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于全数字锁相环的去抖电路,包括数字锁相环路一和数字锁相环路二构成的一个二阶锁相环路;其中,锁相环路一的输出端与锁相环路二的输入端连接,锁相环路二的输出端与锁相环路一的输入端连接;电路的S域传递函数为:H(S)=(2ζωnS+ωn2)/(S2+2ζωnS+ωn2),其中H(S)为二阶锁相环路的传递函数,ζ为阻尼系数,ωn为自然振荡频率。本发明用反馈耦合构成一个理想二阶环路,在SDH、PDH及TDMOver Ethernet应用中的E1支路接收时钟恢复上有很好的去抖性能,且全数字实现避免了模拟锁相环不好集成的问题,同时又克服了极窄的环路带宽与宽的频率牵引带宽之间的矛盾。 | ||
搜索关键词: | 基于 数字 锁相环 电路 | ||
【主权项】:
1、一种基于全数字锁相环的去抖电路,其特征在于:包括数字锁相环路一和数字锁相环路二构成的一个二阶锁相环路;所述数字锁相环路一的输出端与所述数字锁相环路二的输入端连接,所述数字锁相环路二的输出端与所述数字锁相环路一的输入端连接;所述二阶锁相环路的传递函数为:H(S)=(2ζωnS+ωn2)/(S2+2ζωnS+ωn2),其中,H(S)为二阶锁相环路的S域传递函数,ζ为阻尼系数,ωn为自然振荡频率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海全盛微电子有限公司,未经上海全盛微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810043371.2/,转载请声明来源钻瓜专利网。
- 上一篇:时钟数据恢复器的频率检测电路与方法
- 下一篇:直流对交流变换器