[发明专利]高速高精度流水线结构ADC无效
申请号: | 200810068306.5 | 申请日: | 2008-07-07 |
公开(公告)号: | CN101626240A | 公开(公告)日: | 2010-01-13 |
发明(设计)人: | 胡志仁 | 申请(专利权)人: | 胡志仁 |
主分类号: | H03M1/12 | 分类号: | H03M1/12 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 201900上海市宝*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种高速高精度流水线结构ADC,电路包括N个逐级串联的一位模数转换子模块,每一个一位模数转换子模块包括比较器、二选一模拟数据选择器、增益固定为2减法器;每一级的一位模数转换子模块比较该模块的输入信号V和参考信号D,输出比较结果,即这两个信号的相除的商(二进制意义下),同时输出这两个信号相除(二进制意义下)的余数的2倍作为下一级的输入,N个转换数据按照权重顺序排列即得到整个模数转换器的输出。模数转换器设置有“舍入”偏移电路,用于提高最低位的精度,这样,精度可以达到分辨率的1/2,即LSB/2(Vr/2N+1)。 | ||
搜索关键词: | 高速 高精度 流水线 结构 adc | ||
【主权项】:
1、一种流水线结构高速高精度模拟数字转换器,电路由N个逐级串联的一位模拟数字转换子模块组成。每一个一位模拟数字转换子模块由比较器、二路模拟数据选择器、固定增益为2的减法器构成,其特征是:输入信号V和参考信号D加在比较器的正、反相输入端,比较器的输出Q作为该子模块的数字输出,同时比较器输出Q接二路模拟数据选择器的控制端,二路模拟数据选择器的二路模拟输入信号分别是0电平和参考信号D。二路模拟数据选择器的输出接减法器的反相输入端,减法器的正相输入端接输入信号V,减法器的增益固定为2。一位模拟数字转换子模块的输出包括输入信号除以参考信号的商Q和输入信号除以参考信号的余数的2倍2R。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于胡志仁,未经胡志仁许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810068306.5/,转载请声明来源钻瓜专利网。