[发明专利]锁相环电路有效
申请号: | 200810113662.4 | 申请日: | 2008-05-29 |
公开(公告)号: | CN101594146A | 公开(公告)日: | 2009-12-02 |
发明(设计)人: | 刘渭;李伟;任鹏;林庆龙;王阳元 | 申请(专利权)人: | 中芯国际集成电路制造(北京)有限公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18;H03L7/08;H03L7/099;H03K19/173 |
代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 李 丽 |
地址: | 100176北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种锁相环电路,包括:逻辑单元,根据参考时钟信号和所述数控振荡器反馈的合成时钟信号生成第一信号;以分频信号作为循环计数的最大值,对所述合成时钟信号周期数进行计数;在参考时钟信号的有效边沿计算当前已计数周期数相对所述循环计数最大值的剩余未计数值,输出代表剩余未计数值对应时间的第二数字信号;时间-数字转换器,在多相位时钟下分别将所述逻辑单元输出的第一信号的瞬态值形成离散信号;当有离散信号分别表示所述第一信号向有效边沿翻转或从有效边沿翻转时,将所述两个离散信号之间的距离以第三数字信号输出;数控振荡器,从所述多相位时钟中选择相位时钟及相应的有效边沿,以输出合成时钟信号。所述锁相环电路功耗较小。 | ||
搜索关键词: | 锁相环 电路 | ||
【主权项】:
1.一种锁相环电路,包括,自由环振、时间-数字转换器、数控振荡器和逻辑单元,其特征在于,所述逻辑单元用于根据所获取的参考时钟信号和所述数控振荡器反馈的合成时钟信号生成第一信号;以所获取的分频信号作为循环计数的最大值,对所述合成时钟信号的周期数进行计数;在所获取的参考时钟信号的有效边沿计算当前已计数周期数相对所述循环计数最大值的剩余未计数值,输出代表剩余未计数值对应时间的第二数字信号;所述时间-数字转换器用于在所述自由环振提供的多相位时钟下分别将所述逻辑单元输出的第一信号的瞬态值形成离散信号;当有离散信号分别表示所述第一信号向有效边沿翻转或从有效边沿翻转时,将所述两个离散信号之间的距离以第三数字信号输出;所述数控振荡器用于从所述自由环振提供的多相位时钟中选择相位时钟及相应的有效边沿,以输出合成时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(北京)有限公司,未经中芯国际集成电路制造(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810113662.4/,转载请声明来源钻瓜专利网。