[发明专利]一种低延迟的全数字监控系统有效

专利信息
申请号: 200810163861.6 申请日: 2008-12-25
公开(公告)号: CN101459829A 公开(公告)日: 2009-06-17
发明(设计)人: 查敏中 申请(专利权)人: 杭州恒生数字设备科技有限公司
主分类号: H04N7/18 分类号: H04N7/18;H04N7/26
代理公司: 杭州裕阳专利事务所(普通合伙) 代理人: 张骁敏
地址: 310012浙江省杭州市西*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种低延迟的全数字监控系统。其包括依次连接的视频信号编码器、计算机和显示器,视频信号编码器包括摄像头模块、模数转换模块、CPU与DSP模块和第一网络控制模块,计算机包括第二网络控制模块、CPU模块、显示控制模块和前端控制模块。CPU与DSP模块除对YUV格式信号进行压缩编码和打包发送外,还将YUV格式信号抽取成视频信号,然后打包发送,计算机将收到的视频信号在显示器上予以显示,可实时观察到监控前端的情形;需对摄像头模块进行调整时,由CPU与DSP模块对控制指令进行解析,并将结果送至摄像头模块,同时摄像头模块对控制指令的执行结果体现在显示器上。其在控制台处可看到与模拟系统同样低延迟视频信号,复杂度低、成本低、易于维护。
搜索关键词: 一种 延迟 数字 监控 系统
【主权项】:
1、一种低延迟的全数字监控系统,包括依次连接的视频信号编码器、计算机和显示器,其特征是:所述视频信号编码器包括摄像头模块、模数转换模块、CPU与DSP模块、第一网络控制模块,其中,所述摄像头模块,用于采集监控现场的模拟视频信号并送至模数转换模块;所述模数转换模块,用于对模拟视频信号做采样量化,并输出BT656数字视频信号至CPU与DSP模块;所述CPU与DSP模块,用于对BT656数字视频信号做同步成帧预处理成YUV格式信号,然后由DSP对YUV格式信号进行压缩编码,压缩后的视频信号被打包送至第一网络控制模块后再发送到计算机处;同时由CPU对YUV格式信号进行抽取,抽取后的视频信号也被打包送至第一网络控制模块后再发送到计算机处;所述计算机包括第二网络控制模块、CPU模块、显示控制模块和前端控制模块,其中,所述第二网络控制模块,用于将从第一网络控制模块收到的压缩后和抽取后的视频信号送至CPU模块;所述CPU模块,用于运行解压缩程序对压缩后的视频信号解码,并运行显示驱动程序将解码后的视频信号和抽取后的视频信号送至显示控制模块;所述显示控制模块,用于将解码后的视频信号和抽取后的视频信号送至显示器,由显示器将视频信号显示出来;所述前端控制模块,用于向CPU模块发出控制指令,再由第二网络控制模块发送至第一网络控制模块,第一网络控制模块将接收到的控制指令发送至CPU与DSP模块,由CPU解析该控制指令后将解析结果送至摄像头模块,摄像头模块根据解析结果完成控制指令;同时摄像头模块对控制指令的执行结果直接显示在显示器上。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州恒生数字设备科技有限公司,未经杭州恒生数字设备科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810163861.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top