[发明专利]移位缓存器有效

专利信息
申请号: 200810166043.1 申请日: 2008-10-15
公开(公告)号: CN101369460A 公开(公告)日: 2009-02-18
发明(设计)人: 蔡宗廷;陈勇志 申请(专利权)人: 友达光电股份有限公司
主分类号: G11C19/00 分类号: G11C19/00;G11C19/28
代理公司: 上海专利商标事务所有限公司 代理人: 郭蔚
地址: 台湾省新竹科学*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种移位缓存器,其包含多个以串联方式连接的移位缓存单元。每一移位缓存单元包含提升电路、第一以及第二时钟下拉模块。提升电路的晶体管用来依据第一节点的电位开启以拉升输出端的电压准位。第一时钟下拉模块用来依据第一时钟信号下拉第一节点的电位至一电源电压,而第二时钟下拉模块用来依据第二时钟信号下拉第一节点的电位至该电源电压。由于该第一时钟信号或是该第二时钟信号的最低电压准位是低于电源电压的电压准位,所以在两时钟下拉模块的晶体管关闭时,其栅-源极压差小于0V,故两时钟下拉模块晶体管的漏电流会降低而不致影响第一节点的电位。
搜索关键词: 移位 缓存
【主权项】:
1.一种移位缓存器,其包含:多个移位缓存单元,该多个移位缓存单元以串联的方式耦接,每一移位缓存单元用来依据一第一时钟信号、一第二时钟信号以及该每一移位缓存单元的前一个移位缓存单元的一驱动信号脉冲输出该每一移位缓存单元的输出信号脉冲,每一移位缓存单元包含:一提升模块(pull-up module),用来依据该第一时钟信号,提供该输出讯号,其包含:一第一晶体管,其漏极、栅极和源极分别耦接于该第一时钟信号、一第一节点以及一驱动信号端;一第二晶体管,其漏极、栅极和源极分别耦接于该第一时钟信号、该第一节点以及一输出信号端;一第三晶体管,其漏极和栅极耦接于前一级移位缓存单元的一驱动信号端,其源极耦接于该第一节点;一第一时钟下拉模块(pull-down module),用来于接收该第一时钟信号,导通该第一时钟下拉模块,其包含:一第四晶体管,其漏极、栅极以及源极分别耦接至该提升电路的该第一节点、一第二节点及一输出节点;一第五晶体管,其漏极、栅极和源极分别耦接至该输出节点、该第二节点及一第一电源电压;一第六晶体管,其漏极、栅极和源极分别耦接至该驱动信号端、该第二节点以及该第一电源电压;一第七晶体管,其漏极、栅极和源极分别耦接至该第二节点、该输出节点及该第一电源电压;以及一第一驱动电路,耦接于该第四晶体管的栅极,用来于接收该第一时钟信号时,开启该第四晶体管;一第二时钟下拉模块,用来于接收该第二时钟信号,导通该第二时钟下拉模块,其包含:一第八晶体管,其漏极、栅极和源极分别耦接至该第一节点、一第三节点及前一级移位缓存单元的一驱动信号端;一第九晶体管,其漏极、栅极和源极分别耦接至该输出节点、该第二时钟信号及该第一电源电压;一第十晶体管,其漏极、栅极和源极分别耦接至给该驱动信号端、该第二时钟信号及该第一电源电压;以及一第二驱动电路,耦接于该第八晶体管的栅极,用来于接收该第二时钟信号时,开启该第八晶体管,其中该第一时钟信号或是该第二时钟信号的最低电压准位低于该第一电源电压的电压准位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810166043.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top