[发明专利]基于近似下三角结构校验矩阵的低时延IRA码编码器无效

专利信息
申请号: 200810202311.0 申请日: 2008-11-06
公开(公告)号: CN101442318A 公开(公告)日: 2009-05-27
发明(设计)人: 夏皛;周洪源;徐友云;甘小莺;俞晖 申请(专利权)人: 上海交通大学
主分类号: H03M13/11 分类号: H03M13/11
代理公司: 上海交达专利事务所 代理人: 王锡麟;王桂忠
地址: 200240*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种无线通信技术领域的基于近似下三角结构校验矩阵的低时延IRA码编码器,其中,校验矩阵预处理模块对校验矩阵的H1部分进行列交换处理,使校验矩阵的H1部分满足近似下三角结构,信息比特缓存模块接收待编码的信息比特,将其缓存,并在接收部分信息比特后即可控制信道编码模块开始编码,信道编码模块根据预处理后的校验矩阵,在信息缓存模块接收部分信息比特后,即可开始进行编码。本发明提早了信道编码开始的时间,减少了传输时延,在编码同时,信息比特继续接收并缓存,二者并行进行,提高了编码器工作的效率,减少了编码时延。
搜索关键词: 基于 近似 三角 结构 校验 矩阵 低时延 ira 编码器
【主权项】:
1、一种基于近似下三角结构校验矩阵的低时延IRA码编码器,其特征在于,包括:校验矩阵预处理模块、信息比特缓存模块、信道编码模块,其中:校验矩阵预处理模块对IRA码校验矩阵左边随机构造部分进行列交换处理,IRA码校验矩阵左边随机构造部分即为校验矩阵的H1部分,使校验矩阵的H1部分满足近似下三角结构,并将交换处理后校验矩阵提供给信道编码模块,将校验矩阵H1部分每行中1元素的最大列号提供给信息比特缓存模块;信息比特缓存模块接收待编码的信息比特,并将其缓存,同时接收校验矩阵预处理模块传输过来的列交换处理后校验矩阵H1部分,每接收到每行中1元素的最大列号即将信息比特传输给信道编码模块,控制信道编码模块进行编码;信道编码模块接收到信息比特缓存模块发送过来的信息比特,并根据列交换处理后的校验矩阵对信息比特进行编码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海交通大学,未经上海交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810202311.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top