[发明专利]PLL频率合成器无效
申请号: | 200880006777.1 | 申请日: | 2008-02-08 |
公开(公告)号: | CN101622788A | 公开(公告)日: | 2010-01-06 |
发明(设计)人: | 菅野孝之;谷津田千一郎;大塚茂树;千叶裕 | 申请(专利权)人: | 哉英电子股份有限公司 |
主分类号: | H03L7/107 | 分类号: | H03L7/107;H03L7/093 |
代理公司: | 北京三友知识产权代理有限公司 | 代理人: | 黄纶伟 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的一个实施方式的PLL频率合成器(1)具有分频器(30)、相位比较器(40)、电荷泵(50)、环路滤波器(60)、电压控制振荡器(70)和切换开关(切换部(80)的内部)。环路滤波器(60)把半导体基板上的基准电位作为接地电位,切换开关形成于半导体基板(2)上,对是否要连接环路滤波器(60)的中间节点和半导体基板(2)上的基准电位的情况进行切换,以便切换环路滤波器(60)的时间常数。 | ||
搜索关键词: | pll 频率 合成器 | ||
【主权项】:
1.一种PLL频率合成器,其具有:电压控制振荡器;对所述电压控制振荡器的输出进行分频的分频器;输入所述分频器的输出信号和基准信号的相位比较器;根据所述相位比较器的输出信号生成充放电电流的电荷泵;环路滤波器,其连接在所述电荷泵的输出端子和所述电压控制振荡器的控制端子之间,将半导体基板上的基准电位作为接地电位;和切换开关,其形成于半导体基板上,用于对是否要连接所述环路滤波器的中间节点和所述半导体基板上的基准电位的情况进行切换,以便切换所述环路滤波器的时间常数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哉英电子股份有限公司,未经哉英电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200880006777.1/,转载请声明来源钻瓜专利网。