[发明专利]多相位时钟系统有效
申请号: | 200880014240.X | 申请日: | 2008-04-24 |
公开(公告)号: | CN101675396A | 公开(公告)日: | 2010-03-17 |
发明(设计)人: | 阿尔努·P·范德韦尔;赫里特·W·登贝斯滕;阿德里安努斯·J·M·范图吉尔 | 申请(专利权)人: | NXP股份有限公司 |
主分类号: | G06F1/04 | 分类号: | G06F1/04;H03L7/081 |
代理公司: | 北京天昊联合知识产权代理有限公司 | 代理人: | 陈 源;张天舒 |
地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及用于接收包括定义了不同时钟相位的实际时间事件(aTE)的多个时钟信号(CLK0-n)的多相位时钟系统,这些时钟信号全部具有相同的时钟频率,但是时钟相位不同,该系统此外还用于接收基准时钟信号(REFCLK),以便为多个时钟信号(CLK0-n)提供基准时间事件(rTE),基准时钟信号(REFCLK)具有不同于时钟频率的基准频率,基准频率是这样选择的,使得后续的基准时间事件(rTE)中的各个基准时间事件与多个时钟信号(CLK0-n)中的单独一个的期望时间事件(dTE)相一致。 | ||
搜索关键词: | 多相 时钟 系统 | ||
【主权项】:
1.一种用于接收包括定义了不同时钟相位的实际时间事件(aTE)的多个时钟信号(CLK0-n)的多相位时钟系统,这些时钟信号(CLK0-n)全部具有相同的时钟频率,但是时钟相位不同,该系统还用于接收基准时钟信号(REFCLK),以便为多个时钟信号(CLK0-n)提供基准时间事件(rTE),基准时钟信号(REFCLK)具有不同于时钟频率的基准频率,基准频率是这样选择的,使得后续的基准时间事件(rTE)中的各个基准时间事件与多个时钟信号(CLK0-n)中的单独一个的期望时间事件(dTE)相一致,该系统包括:-比较器(CMP),用于相继将基准时间事件(rTE)中的相应基准时间事件与实际时间事件(aTE)进行比较,以便相继生成多个时差指示符(PHADJ),和-去歪斜电路(DSKW),用于响应于相应的时差指示符(PHADJ)来对多个时钟信号(CLK0-n)中的相应时钟信号相对于基准时钟信号(REFCLK)进行去歪斜,以获得具有与相应的基准时间事件(rTE)相一致的实际时间事件(aTE)的经过修正的时钟信号(CLK0-n′)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200880014240.X/,转载请声明来源钻瓜专利网。