[发明专利]用于SATA的全数字扩频时钟发生器有效
申请号: | 200910030397.8 | 申请日: | 2009-03-20 |
公开(公告)号: | CN101520672A | 公开(公告)日: | 2009-09-02 |
发明(设计)人: | 杨军;张其;刘新宁;姜茗钟;时龙兴 | 申请(专利权)人: | 东南大学 |
主分类号: | G06F1/04 | 分类号: | G06F1/04;H03L7/089;H03L7/197 |
代理公司: | 南京经纬专利商标代理有限公司 | 代理人: | 许 方 |
地址: | 210096江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种用于SATA的全数字扩频时钟发生器,属于扩频时钟领域。其结构包括相数转换器、数字环路滤波器、数控振荡器、多模分频器、Δ-∑调制器和地址产生电路,相数转换器包括鉴频/鉴相器和时数转换器,多模分频器包括S计数器、P计数器和4/5预分频器。本发明用于串行ATA发送器的1.5GHz全数字低抖动扩频时钟发生器是基于分频器调制方式进行设计,采用Δ-∑调制器改变全数字锁相环的反馈分频系数,达到对输出时钟的扩频调制,从而获得5000ppm的扩频时钟。本发明易于实现,面积小,与数字基带易于集成,对电源电压波动不敏感。 | ||
搜索关键词: | 用于 sata 数字 时钟发生器 | ||
【主权项】:
1、一种用于SATA的全数字扩频时钟发生器,其特征在于:包括相数转换器、数字环路滤波器、数控振荡器、多模分频器、△-∑调制器和地址产生电路,其中:相数转换器包括鉴频/鉴相器和时数转换器,多模分频器包括S计数器、P计数器和4/5预分频器,参考时钟信号FREF输入鉴频/鉴相器,鉴频/鉴相器、时数转换器、数字环路滤波器和数控振荡器依次串接,数控振荡器输出端输出扩频时钟信号FDCO并连接4/5预分频器的输入端,4/5预分频器的输出端分别连接S计数器和P计数器的输入端,S计数器输出端输出置数脉冲信号reload给其自身和P计数器并分别连接鉴频/鉴相器和地址产生电路的输入端,地址产生电路串接△-∑调制器后连接P计数器的输入端,P计数器的输出端连接4/5预分频器的输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910030397.8/,转载请声明来源钻瓜专利网。