[发明专利]在器件的掺杂多晶硅沟槽上形成钛化硅层的方法有效
申请号: | 200910046709.4 | 申请日: | 2009-02-26 |
公开(公告)号: | CN101819934A | 公开(公告)日: | 2010-09-01 |
发明(设计)人: | 汪铭;韩轶男;贺吉伟 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司 |
主分类号: | H01L21/3205 | 分类号: | H01L21/3205;H01L21/324;H01L21/768;H01L21/311;H01L21/302 |
代理公司: | 北京德琦知识产权代理有限公司 11018 | 代理人: | 王一斌;王琦 |
地址: | 201203 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种在器件的掺杂多晶硅沟槽上形成钛化硅层的方法:在器件衬底依次沉积垫氧化膜、非掺杂多晶硅层及氮化硅层;根据图案化的氮化硅层,依次刻蚀氮化硅层、非掺杂多晶硅层、垫氧化膜及器件衬底,形成掺杂多晶硅沟槽;在掺杂多晶硅沟槽内沉积氧化硅层后,沉积掺杂多晶硅柱并刻蚀至垫氧化膜,在掺杂多晶硅沟槽内进行热氧化,氧化非掺杂多晶硅层侧壁,得到作为氧化硅侧墙的氧化膜;干法刻蚀掺杂多晶硅柱上的氧化膜后,依次刻蚀掺杂多晶硅沟槽上的氮化硅层、非掺杂多晶硅层、垫氧化膜及掺杂多晶硅柱上的氧化膜,沉积钛Ti并采用快速退火处理,形成TiSi2层。该方法保证所形成的TiSi2层薄膜连续且在后续金属互连层的制成工艺过程中使表面平整。 | ||
搜索关键词: | 器件 掺杂 多晶 沟槽 形成 钛化硅层 方法 | ||
【主权项】:
一种在器件的掺杂多晶硅沟槽上形成钛化硅TiSi2层的方法,其特征在于,该方法包括:在器件衬底依次沉积垫氧化膜、非掺杂多晶硅层及氮化硅层;根据图案化的氮化硅层,依次刻蚀氮化硅层、非掺杂多晶硅层、垫氧化膜及器件衬底,形成掺杂多晶硅沟槽;在掺杂多晶硅沟槽内沉积氧化硅层后,沉积掺杂多晶硅柱并刻蚀至垫氧化膜,在掺杂多晶硅沟槽内进行热氧化,氧化非掺杂多晶硅层侧壁,得到作为氧化硅侧墙的氧化膜;干法刻蚀掺杂多晶硅柱上的氧化膜后,依次刻蚀掺杂多晶硅沟槽上的氮化硅层、非掺杂多晶硅层、垫氧化膜及掺杂多晶硅柱上的氧化膜,沉积钛Ti并采用快速退火处理,形成TiSi2层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910046709.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种整流稳压型谐振式长效待机的无线门磁系统
- 下一篇:基于物联网的收银机
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造