[发明专利]一种基于FPGA的多核心星载计算机无效

专利信息
申请号: 200910071475.9 申请日: 2009-03-03
公开(公告)号: CN101493809A 公开(公告)日: 2009-07-29
发明(设计)人: 孙兆伟;刘源;兰盛昌;张锦绣;叶东;赵丹;范国臣;王松;林杰;徐国栋 申请(专利权)人: 哈尔滨工业大学
主分类号: G06F15/80 分类号: G06F15/80
代理公司: 哈尔滨市松花江专利商标事务所 代理人: 张果瑞
地址: 150001黑龙江*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于FPGA的多核心星载计算机,属于航天航空的数据处理技术领域。本发明的目的是解决采用ASIC软件实现方式的星载计算机处理速度慢的问题。本发明包括基于SRAM的FPGA、n个PROM、n个SRAM、反熔丝FPGA和配置NOR型闪存,基于SRAM的FPGA构建成具有n个处理器的多核结构,反熔丝FPGA包括回读刷写接口电路、监测电路和控制电路,监测电路监测n个处理器的健康状态,如异常部分重构,回读刷写接口电路按固定速度读基于SRAM的FPGA的配置文件,并与原始配置文件比较,如不同,则重构错误部分。本发明多核心星载计算机可根据卫星任务、通过FPGA硬件编程实现自动切换系统功能。
搜索关键词: 一种 基于 fpga 多核 心星载 计算机
【主权项】:
1、一种基于FPGA的多核心星载计算机,其特征在于:它包括基于SRAM的FPGA(1)、n个PROM(2)、n个SRAM(3)、反熔丝FPGA(4)和配置NOR型闪存(5),基于SRAM的FPGA(1)包括n个处理器,分别为第一处理器(1-1)、第二处理器(1-2)……第n处理器(1-n),每个处理器的始能输入端与一个PROM(2)的输出端相连,每个处理器的缓存输入输出端与一个SRAM(3)的输入输出端相连,反熔丝FPGA(4)包括回读刷写接口电路(4-1)、监测电路(4-2)和控制电路(4-3),回读刷写接口电路(4-1)的配置文件输入输出端与基于SRAM的FPGA(1)的配置文件输入输出端相连,第一处理器(1-1)的心跳信号输出端与监测电路(4-2)的第一输入端相连,第二处理器(1-2)的心跳信号输出端与监测电路(4-2)的第二输入端相连,第n处理器(1-n)的心跳信号输出端与监测电路(4-2)的第n输入端相连,监测电路(4-2)的输出端与控制电路(4-3)的监测输入端相连,控制电路(4-3)的重构控制信号输入输出端与回读刷写接口电路(4-1)的重构控制信号输入输出端相连,配置NOR型闪存(5)的输入输出端与回读刷写接口电路(4-1)的输入输出端相连,n为自然数,且n≥1。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910071475.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top