[发明专利]一种基于二维正弦表的数控振荡器并行设计方法无效

专利信息
申请号: 200910081281.7 申请日: 2009-04-01
公开(公告)号: CN101854172A 公开(公告)日: 2010-10-06
发明(设计)人: 曾大治;田永华;龙腾;曾涛 申请(专利权)人: 北京理工大学
主分类号: H03L7/099 分类号: H03L7/099
代理公司: 北京理工大学专利中心 11120 代理人: 张利萍
地址: 100081 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于二维正弦表的数控振荡器并行设计方法,第一步:建立一组二维正弦表,包含若干行,若干列数据;第二步:相位累加器在工作时钟的驱动下,根据频率控制字产生数字相位累加值,并输出给相位截断器;第三步:相位截断器对数字相位累加值进行截断,将相位累加值转换为查找表地址,并输出至二维正弦表;第四步:查找表地址作为列号用来查找二维正弦表,每次查找输出正弦表的一列数据,在工作时钟驱动下,连续输出得到M路并行的数字序列;本发明的这种新的并行数控振荡器设计方法,较现有的并行数控振荡器时延分辨率更高,相位连续性更好,硬件资源消耗量更少。
搜索关键词: 一种 基于 二维 正弦 数控 振荡器 并行 设计 方法
【主权项】:
1.一种基于二维正弦表的数控振荡器并行设计方法,其特征在于:包括如下步骤:第一步:建立一组二维正弦表,包含若干行,若干列数据;每行的数据成员代表每路并行信号在正弦波单周期内的若干采样点,每列的数据成员代表每一时刻各路并行信号的正弦采样点,每一行相邻的两个数据成员间的相位差为每一列相邻的两个数据成员间的相位差为其中,fCLK是工作时钟频率,f0为数控振荡器的中心频率,M为并行信号的数目,H为二维正弦表的列数,即每个正弦波单周期内的采样点数;第二步:相位累加器在工作时钟的驱动下,根据频率控制字产生数字相位累加值,并输出给相位截断器;第三步:相位截断器对数字相位累加值进行截断,将相位累加值转换为查找表地址,并输出至二维正弦表;第四步:查找表地址作为列号用来查找二维正弦表,每次查找输出正弦表的一列数据,在工作时钟驱动下,连续输出得到M路并行的数字序列,数字序列的采样率为fCLK,中心频率为f0
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京理工大学,未经北京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910081281.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top