[发明专利]一种数据序列扰乱装置及方法无效

专利信息
申请号: 200910082403.4 申请日: 2009-04-15
公开(公告)号: CN101719102A 公开(公告)日: 2010-06-02
发明(设计)人: 赵朋;闫发军;孙瑞伟;徐国鑫 申请(专利权)人: 江苏芯动神州科技有限公司
主分类号: G06F12/06 分类号: G06F12/06
代理公司: 北京律诚同业知识产权代理有限公司 11006 代理人: 祁建国;梁挥
地址: 215634 江苏省张家港保*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种数据序列扰乱方法及装置。该方法中使用存储空间为M×M的RAM对M行×I列的数据块进行交织,其特征在于,包括:步骤1,将接收的第一M行×I列的数据块以行为单位依次写入RAM,形成M行×I列的数据块;步骤2,将M行×I列的数据块以列为单位读出,并将接收的第二M行×I列的数据块以列为单位依次写入RAM中空闲的空间,形成M列×I行的数据块;步骤3,将M列×I行的数据块以行为单位读出,并在RAM中空闲的空间以行为单位写入后续接收的一M行×I列的数据块中的数据,形成M行×I列的数据块;其中,2I≥M≥I,M、I均为自然数。本发明能够节省RAM资源,减少了整个芯片面积,从而节约了芯片制造的成本。
搜索关键词: 一种 数据 序列 扰乱 装置 方法
【主权项】:
一种数据序列扰乱方法,该方法中使用存储空间为M×M的RAM对M行×I列的数据块进行交织,其特征在于,包括:步骤1,将接收的第一M行×I列的数据块以行为单位依次写入RAM,形成M行×I列的数据块;步骤2,将M行×I列的数据块以列为单位读出,并将接收的第二M行×I列的数据块以列为单位依次写入RAM中空闲的空间,形成M列×I行的数据块;其中,以列为单位读出M行×I列的数据块中的数据时,每一列中的数据按照先进先出的顺序读取;步骤3,将M列×I行的数据块以行为单位读出,并在RAM中空闲的空间以行为单位写入后续接收的一M行×I列的数据块中的数据,形成M行×I列的数据块;其中,以行为单位读出M列×I行的数据块中的数据时,每一行中的数据按照先进先出的顺序读取;其中,2I≥M≥I,M、I均为自然数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏芯动神州科技有限公司,未经江苏芯动神州科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910082403.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top