[发明专利]伪静态存储器及其写操作与刷新操作的控制方法有效

专利信息
申请号: 200910093836.X 申请日: 2009-09-23
公开(公告)号: CN102024492A 公开(公告)日: 2011-04-20
发明(设计)人: 朱一明;刘永波 申请(专利权)人: 北京芯技佳易微电子科技有限公司
主分类号: G11C11/4063 分类号: G11C11/4063;G11C11/406;G11C11/408;G11C11/4096;G11C11/413
代理公司: 北京润泽恒知识产权代理有限公司 11319 代理人: 苏培华
地址: 100084 北京市海*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种伪静态存储器,包括第一、第二寄存器组、写操作缓冲器及写操作标志寄存器,比较器,用于比较当前写操作所针对的存储器组地址,与第二寄存器组中的存储器组地址,并输出比较结果信号;控制电路,包括第一控制子模块,用于在当前时钟周期写操作与刷新操作冲突时,把第一寄存器组中的数据写入写操作缓冲器、并行执行刷新操作;以及,在写操作标志寄存器的写状态信号为无效标识信号时,将其置为有效标识信号;以及,在所述写操作标志寄存器的写状态信号为有效标识信号,并且比较器输出地址不同的比较结果信号时,将第二寄存器组中的数据写入其指定的存储器组中。本发明可以提高伪SRAM的存取速度,进而提高伪SRAM的工作效率。
搜索关键词: 静态 存储器 及其 操作 刷新 控制 方法
【主权项】:
一种伪静态存储器,其特征在于,包括第一寄存器组、第二寄存器组、写操作缓冲器及写操作标志寄存器,其中,将需要写入存储器组的新数据及对应的存储器组地址写入第一寄存器组,以及,将写操作缓冲器中已存的数据及对应的存储器组地址写入第二寄存器组;所述伪静态存储器还包括:比较器,用于比较当前写操作所针对的存储器组地址,与第二寄存器组中的存储器组地址,并输出比较结果信号;控制电路,包括第一控制子模块,用于在当前时钟周期写操作与刷新操作冲突时,把第一寄存器组中的数据写入写操作缓冲器、并行执行刷新操作;以及,在写操作标志寄存器的写状态信号为无效标识信号时,将其置为有效标识信号;以及,在所述写操作标志寄存器的写状态信号为有效标识信号,并且比较器输出地址不同的比较结果信号时,将第二寄存器组中的数据写入其指定的存储器组中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京芯技佳易微电子科技有限公司,未经北京芯技佳易微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910093836.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top