[发明专利]基板处理方法无效
申请号: | 200910159324.9 | 申请日: | 2009-07-13 |
公开(公告)号: | CN101625966A | 公开(公告)日: | 2010-01-13 |
发明(设计)人: | 本田昌伸;市川裕展 | 申请(专利权)人: | 东京毅力科创株式会社 |
主分类号: | H01L21/00 | 分类号: | H01L21/00;G03F7/36 |
代理公司: | 北京尚诚知识产权代理有限公司 | 代理人: | 龙 淳 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种基板处理方法,在处理对象基板的掩模膜或中间膜上形成满足半导体装置小型化要求的尺寸的用于对蚀刻对象膜进行转印的开口部。该基板处理方法具有开口宽度缩小步骤,在硅基材(50)上依次层叠有非晶碳膜(51)、SiON膜(52)、反射防止膜(53)和光致抗蚀剂层(54),且光致抗蚀剂层(54)具有使反射防止膜(53)的一部分露出的开口部(55)的晶片(Q)中,通过由作为气体附着系数S为S=0.1~1.0的沉积性气体的CHF3生成的等离子体,使沉积物(66)堆积到光致抗蚀剂膜(54)的开口部(55)的侧壁面上,将开口部(55)的开口宽度缩小至规定宽度。 | ||
搜索关键词: | 处理 方法 | ||
【主权项】:
1.一种处理基板的基板处理方法,该基板依次层叠有处理对象层、中间层和掩模层,所述掩模层具有使所述中间层的一部分露出的开口部,所述基板处理方法的特征在于:具有开口宽度缩小步骤,该开口宽度缩小步骤是,通过由气体附着系数S为S=0.1~1.0的沉积性气体生成的等离子体,使沉积物堆积到所述掩模层的所述开口部侧壁面,缩小所述开口部的开口宽度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东京毅力科创株式会社,未经东京毅力科创株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910159324.9/,转载请声明来源钻瓜专利网。
- 上一篇:铜管乐器的吹口
- 下一篇:内容输出设备、内容输出方法及程序
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造