[发明专利]SATA链接层发送数据通路及FIFO存储优化的方法有效

专利信息
申请号: 200910219201.X 申请日: 2009-11-27
公开(公告)号: CN101795284A 公开(公告)日: 2010-08-04
发明(设计)人: 刘升;史宝祥 申请(专利权)人: 西安奇维测控科技有限公司
主分类号: H04L29/08 分类号: H04L29/08
代理公司: 西安智邦专利商标代理有限公司 61211 代理人: 康凯
地址: 710077 陕西省西安*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种SATA链接层发送数据通路及FIFO存储优化的方法,其数据通路包括包括依次连接的传输层发送FIFO、CRC模块、第一多路复用器以及第一扰码器的输入端;依次连接的原语/无效数据发送模块、ROM存储器、第二扰码器以及第二多路复用器的输入端;第一扰码器和第二多路复用器与第三多路复用器连接,第三多路复用器与8B/10B编码器、物理层发送FIFO依次连接。本发明利用物理层FIFO编程空、满标志,物理层FIFO在发送数据可充分利用其容量,而在发送不同原语切换时,物理层FIFO始终维持在10个Dword左右,因物理层FIFO中数据驻留造成的迟滞周期大为缩短,加快了主机和设备原语握手的响应周期。
搜索关键词: sata 链接 发送 数据 通路 fifo 存储 优化 方法
【主权项】:
一种SATA链接层发送数据通路,包括与主控制机连接的FIS/PayLoad有效数据通路和原语/无效数据发送通路,其特征在于,所述FIS/PayLoad有效数据通路包括依次连接的与主控制机连接的传输层发送FIFO、CRC模块、第一多路复用器Mux1以及第一扰码器的输入端;所述原语/无效数据发送通路包括依次连接的与主控制机连接的原语/无效数据发送模块、ROM存储器、第二扰码器以及第二多路复用器Mux2的输入端;所述第一扰码器的输出端和第二多路复用器Mux2的输出端与第三多路复用器Mux3的输入端连接,所述第三多路复用器Mux3的输出端与8B/10B编码器、物理层发送FIFO依次连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安奇维测控科技有限公司,未经西安奇维测控科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910219201.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top