[发明专利]一种快速锁定锁相环的频率综合装置有效
申请号: | 200910242351.2 | 申请日: | 2009-12-09 |
公开(公告)号: | CN101741379A | 公开(公告)日: | 2010-06-16 |
发明(设计)人: | 耿志卿;吴南健;颜小舟;冯鹏;楼文峰 | 申请(专利权)人: | 中国科学院半导体研究所 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/18;H03L7/099;H03L7/093 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 周国城 |
地址: | 100083 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种快速锁定锁相环频率综合装置,该频率综合装置包括混合信号压控振荡器、双模预置分频器、数字处理器、非易失性存储器、鉴频鉴相器、电荷泵和环路滤波器。利用本发明,避免了锁相环每次上电都要校正的过程,可以在工艺偏差的情况下,准确的对混合信号压控振荡器的输出频率进行预置,该预置的频率和目标频率相差很小,锁相环可以在极短的时间之内完成锁定。另外,本发明所有模块包括非易失性存储器在内均可以采用标准的CMOS工艺制作,能够方便的应用在快速跳频的通信系统中。 | ||
搜索关键词: | 一种 快速 锁定 锁相环 频率 综合 装置 | ||
【主权项】:
种快速锁定锁相环的频率综合装置,其特性在于,该频率综合装置包括:混合信号压控振荡器(10),该混合信号压控振荡器(10)的输入端分别与数字处理器(12)的输出端和环路滤波器(16)的输出端连接,输出端与双模预置分频器(11)的输入端连接,用于产生周期振荡信号,接收来自数字处理器(12)的预置信号,完成目标频率的直接预置;双模预置分频器(11),该双模预置分频器(11)的输入端与混合信号压控振荡器(10)的输出端连接,输出端与数字处理器(12)的输入端连接,用于对混合信号压控振荡器(10)产生的振荡信号进行分频;数字处理器(12),该数字处理器(12)的输入端分别与数字输入、双模预置分频器(11)的输出端和非易失性存储器(13)的输出端连接,输出端分别与鉴频鉴相器(14)的输入端、非易失性存储器(13)的输入端、电荷泵(15)的输入端、环路滤波器(16)的输入端连接,用于产生控制信号和预置信号,并对双模预置分频器(11)的输出信号进行分频;非易失性存储器(13),该非易失性存储器(13)的输入端与数字处理器(12)的输出端连接,输出端与数字处理器(12)的输入端连接,用于存储数字处理器(12)产生的控制信号和预置信号;鉴频鉴相器(14),该鉴频鉴相器(14)的输入端与数字处理器(12)的输出端连接,输出端与电荷泵(15)的输入端连接,用于锁相环路中相位和频率的比较;电荷泵(15),该电荷泵(15)的输入端分别数字处理器(12)的输出端和鉴频鉴相器(14)的输出端连接,输出端与环路滤波器(16)的输入端连接,用于将鉴频鉴相器(14)输出的电压脉冲转化为电流脉冲;环路滤波器(16),该环路滤波器(16)的输入端分别数字处理器(12)的输出端和电荷泵(15)的输出端连接,输出端与混合信号压控振荡器(10)的输入端连接,用于提供混合信号压控振荡器(10)的控制电压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院半导体研究所,未经中国科学院半导体研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910242351.2/,转载请声明来源钻瓜专利网。