[发明专利]一种用于减小全数字锁相环锁定时间的模式切换控制器无效

专利信息
申请号: 200910243969.0 申请日: 2009-12-28
公开(公告)号: CN101783678A 公开(公告)日: 2010-07-21
发明(设计)人: 于光明;汪玉;杨华中 申请(专利权)人: 清华大学
主分类号: H03L7/099 分类号: H03L7/099;H03L7/18
代理公司: 北京市立方律师事务所 11330 代理人: 张磊
地址: 100084 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种用于减小全数字锁相环锁定时间的模式切换控制器,该控制器包括,有限状态机,用于对应所述数控振荡器输出频率跳转的状态;计数器,用于记录所述数控振荡器的输出频率在同一个频率上停留的参考时钟的周期数。一种采用上述模式切换控制器的全数字锁相环系统,该系统包括,系统时钟产生电路、频率控制字产生电路及其接口电路、模式切换控制器、加法器、数控振荡器。本发明提出的用模式切换控制器减小ADPLL锁定时间的方法,不仅可以有效的减小ADPLL的锁定时间,而且电路实现简单,对系统参数不敏感,有很好的鲁棒性。
搜索关键词: 一种 用于 减小 数字 锁相环 锁定 时间 模式 切换 控制器
【主权项】:
一种用于减小全数字锁相环锁定时间的模式切换控制器,其特征在于,所述模式切换控制器包括,有限状态机,用于对应所述数控振荡器输出频率跳转的状态;计数器,用于记录所述数控振荡器的输出频率在同一个频率上停留的参考时钟的周期数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910243969.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top