[发明专利]基于FPGA的微机保护装置内部通信方法无效
申请号: | 200910263116.3 | 申请日: | 2009-12-16 |
公开(公告)号: | CN101764429A | 公开(公告)日: | 2010-06-30 |
发明(设计)人: | 李从飞 | 申请(专利权)人: | 南京弘毅电气自动化有限公司 |
主分类号: | H02J13/00 | 分类号: | H02J13/00 |
代理公司: | 南京知识律师事务所 32207 | 代理人: | 樊文红 |
地址: | 210039 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及基于FPGA的微机保护装置内部通信方法,目的是提供一种大量减少了板间交互的连接线,同时提高交互数据可靠性的微机保护装置内部通信方法。该方法在CPU插件和接口插件上分别采用FPGA进行串行通信,包括下列步骤:利用CPU插件FPGA制作与CPU连接的串行通信接口,将CPU需要下发的数据以串行的方式输出,同时CPU插件FPGA利用本地时钟从接收数据中提取出时钟,按接收数据中提取出的时钟读取接收数据供CPU读取;CPU下发数据后,CPU插件FPGA一直维持发送部分处于发送状态,不停的将数据以串行的方式下发,接收部分也一直处于接收状态。 | ||
搜索关键词: | 基于 fpga 微机 保护装置 内部 通信 方法 | ||
【主权项】:
一种基于FPGA的微机保护装置内部通信方法,该方法在CPU插件和接口插件上分别采用FPGA进行串行通信,其特征是,该方法包括下列步骤:步骤1)利用CPU插件FPGA制作与CPU连接的串行通信接口,将CPU需要下发的数据以串行的方式输出,同时CPU插件FPGA利用本地时钟从接收数据中提取出时钟,按接收数据中提取出的时钟读取接收数据供CPU读取;CPU下发数据后,CPU插件FPGA一直维持发送部分处于发送状态,不停的将数据以串行的方式下发,接收部分也一直处于接收状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京弘毅电气自动化有限公司,未经南京弘毅电气自动化有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910263116.3/,转载请声明来源钻瓜专利网。
- 上一篇:高纯铝真空提纯装置
- 下一篇:低钍氧化镥的制备方法