[实用新型]嵌入式视频处理平台无效

专利信息
申请号: 200920093366.2 申请日: 2009-04-08
公开(公告)号: CN201733395U 公开(公告)日: 2011-02-02
发明(设计)人: 李程贵 申请(专利权)人: 李程贵;刁玉峰;曹景太
主分类号: H04N7/18 分类号: H04N7/18
代理公司: 暂无信息 代理人: 暂无信息
地址: 130012 吉林省长春市朝*** 国省代码: 吉林;22
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种嵌入式图像处理平台,包括嵌入式处理器1、图像显示模块2、图像采集模块3、存储器模块4、网络模块5、CPLD模块6、电源监管模块7、电源模块8、该平台集成了自主研发的嵌入式图像处理算法,DSP结构的CPU硬件平台、视频采集回放和网络通信模块等。它通过摄像机采集视频信息,处理视频数据,再利用网络将数据发布出去。该平台可广泛应用于视频监控、图像处理、视频跟踪、计算机视觉等领域。
搜索关键词: 嵌入式 视频 处理 平台
【主权项】:
嵌入式视频处理平台,其特征在于:一种嵌入式视频处理平台,包括嵌入式处理器(1)、图像显示模块(2)、图像采集模块(3)、存储器模块(4)、网络模块(5)、CPLD模块(6)、电源监管模块(7)、电源模块(8);其中将嵌入式处理器(1)的VP1口设置成视频采集端口,将VP0口设置成视频显示端口,在YOUT端口以BT.656格式输出,VP1口从输入的BT.656视频流中提取SAV和EAV,以获取水平同步信号和垂直同步信号;图像显示模块(2)的数据总线MP0 MP1与VP0口的VP0D2 VP0D9相连,图像显示模块(2)直接从VP0口输出的BT.656数据流中提取同步信号;图像采集模块(3)的数据总线YOUT0 YOUT7与VP1口的VP1D2 VP1D9相连,SCLK与VP1口的VP1CLK0相连,向VP1口提供时钟信号,LNTREQ与VP1口的VP1CTL0相连,以获取采集使能信号;存储器模块(4)中SDRAM采用两片32位芯片设计,一片的数据总线D0 D31与DSP的TED0 TED31相连,另一片的数据总线D0 D31与DSP的TED32 TED63相连,组合成64位数据总线,SDRAM的时钟信号CLK由DSP的AECLKOUT1提供,存储器模块(4)中FLASH低19位地址总线A0 A18与嵌入式处理器低19位地址总线TEA3 TEA21相连,嵌入式处理器(1)的TRE和TWE直接与FLASH的/OE和TWE相连,提供读写选通信号,嵌入式处理器(1)的TCE1与TEA22经过CPLD,共同组成FLASH的片选信号;网络模块(5)由EMAC和MDIO两部分组成,EMAC具有的MII接口,与嵌入式处理器(1)的网络接口无缝连接;CPLD模块(6)提供存储器模块(4)中FLSAH的页选择信号;电源监管模块(7)的电源监管引脚与主要电源引脚相连,将嵌入式处理器(1)的GPIO引脚与电源监管模块(7)的看门狗输入引脚WDI相连;电源模块(8)提供1.8V和3.3V两种电源模式。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于李程贵;刁玉峰;曹景太,未经李程贵;刁玉峰;曹景太许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200920093366.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top