[发明专利]用于执行硬件仿真和验证解决方案的方法和装置有效
申请号: | 200980000244.7 | 申请日: | 2009-03-23 |
公开(公告)号: | CN101952827A | 公开(公告)日: | 2011-01-19 |
发明(设计)人: | M·杰恩;S·S·乔维德赫里;S·塞沙德里 | 申请(专利权)人: | 新思科技有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的一个实施方式提供用以在多处理器系统上执行硬件仿真和验证解决方案的系统和技术。硬件仿真和验证解决方案可以分割成不同模块,这些模块包括:用以对信号值的变更进行仿真的仿真内核;用以将信号值的变更存储在计算机可读存储介质上的值变更转储模块;用以检查功能的功能覆盖模块;用以检查信号跳转的跳转覆盖模块;用以检查复杂行为的断言引擎;以及用以生成测试场景的测试台模块。本发明的实施方式可以在不同处理器上执行不同模块,从而改进性能。 | ||
搜索关键词: | 用于 执行 硬件 仿真 验证 解决方案 方法 装置 | ||
【主权项】:
一种用于在多个处理器上执行硬件仿真和验证解决方案的方法,所述解决方案包括用以对信号值的变更进行仿真的仿真内核以及用以在将所述信号值的变更存储在计算机可读存储介质上的值变更转储(VCD)模块,所述方法包括:在第一处理器上执行所述仿真内核,从而使所述第一处理器:生成表示一组信号值的变更的值变更数据;以及存储所述值变更数据,使得不同于所述第一处理器的第二处理器能够访问所述值变更数据;以及在所述第二处理器上执行所述VCD模块,从而使所述第二处理器:压缩所述值变更数据;以及将经过压缩的所述值变更数据存储在所述计算机可读存储介质中以供后续分析。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于新思科技有限公司,未经新思科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200980000244.7/,转载请声明来源钻瓜专利网。
- 上一篇:信息处理装置、信息处理方法和程序
- 下一篇:屏幕以及投影系统