[发明专利]用于降低大的存储器覆盖区背景下的迹线长度和电容的方法和系统有效
申请号: | 200980158696.8 | 申请日: | 2009-04-17 |
公开(公告)号: | CN102396030A | 公开(公告)日: | 2012-03-28 |
发明(设计)人: | R·M·卡德里;S·F·康特里拉斯 | 申请(专利权)人: | 惠普公司 |
主分类号: | G11C5/06 | 分类号: | G11C5/06 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜;王英 |
地址: | 美国科*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了用于降低大的存储器覆盖区中的迹线长度和电容的方法和系统。当每个存储通道使用更多的双列直插式存储模块(DIMM)连接器时,总的总线带宽会受到迹线长度和迹线电容的影响。为了降低总的迹线长度和迹线电容,该系统和方法使用棕榈树拓扑布局,即背靠背DIMM布局,来以镜像的方式将表面安装技术(SMT)DIMM连接器(而非通孔连接器)背靠背地布置在印刷电路板(PCB)的每一侧。与通常使用的将所有DIMM连接器都布置在PCB的一侧的传统拓扑布局相比,该系统和方法可以改善信号传播时间。 | ||
搜索关键词: | 用于 降低 存储器 覆盖 背景 长度 电容 方法 系统 | ||
【主权项】:
一种印刷电路板(PCB)组件,包括:PCB,其具有顶面和底面;第一表面安装技术(SMT)双列直插式存储模块(DIMM)连接器,其布置在所述PCB的顶面;以及第二SMT DIMM连接器,其布置在所述PCB的底面;其中,所述第二SMT DIMM连接器与所述第一SMT DIMM连接器共享至少一个过孔。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于惠普公司,未经惠普公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200980158696.8/,转载请声明来源钻瓜专利网。
- 上一篇:球形键斜槽转子铁芯叠装模
- 下一篇:防止装错的风力发电机的轴承盖