[发明专利]占空比校正器和占空比校正方法有效
申请号: | 200980160519.3 | 申请日: | 2009-09-24 |
公开(公告)号: | CN102474243A | 公开(公告)日: | 2012-05-23 |
发明(设计)人: | 谢尔盖·索费;埃亚尔·梅拉梅德-科恩;瓦莱里·奈曼 | 申请(专利权)人: | 飞思卡尔半导体公司 |
主分类号: | H03K5/04 | 分类号: | H03K5/04;H03K5/19 |
代理公司: | 中原信达知识产权代理有限责任公司 11219 | 代理人: | 李宝泉;周亚荣 |
地址: | 美国得*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种用于从输入时钟信号生成具有所需占空比的输出时钟信号的占空比校正器(10)。该占空比校正器包括用于从输入时钟信号生成脉冲时钟信号的脉冲生成级(52,54,56)。该脉冲生成级将输入时钟信号的上升沿转换成脉冲,各个脉冲都短于所需占空比乘以时钟周期。该占空比校正器还包括用于从脉冲时钟信号生成输出时钟信号的脉冲展宽级(12,14,16,20,26,70),该脉冲展宽级将脉冲时钟信号的下降沿延迟受控的延迟。该占空比校正器(10)可包括用于生成与输出时钟信号的占空比相关联的控制信号的占空比检测器(34,36,38,40,42,44),以及用于将控制信号递送至脉冲展宽级(12,14,16,20,26,70),以便在占空比小于所需占空比时增大受控的延迟且在占空比大于所需占空比时减小受控的延迟的反馈路径(50)。本发明还涉及一种从输入时钟信号生成具有所需占空比的输出时钟信号的方法。 | ||
搜索关键词: | 校正 方法 | ||
【主权项】:
一种用于从输入时钟信号生成具有所需占空比的输出时钟信号的占空比校正器(10),包括:用于从输入时钟信号生成脉冲时钟信号的脉冲生成级(52,54,56),所述脉冲生成级将所述输入时钟信号的上升沿转换成脉冲,每个脉冲都短于所需占空比乘以时钟周期;以及用于从所述脉冲时钟信号生成所述输出时钟信号的脉冲展宽级(12,14,16,20,26,70),所述脉冲展宽级将所述脉冲时钟信号的下降沿延迟受控的延迟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200980160519.3/,转载请声明来源钻瓜专利网。