[发明专利]一种联合不等能力保护和串扰避免的片上总线编码无效
申请号: | 201010028082.2 | 申请日: | 2010-01-13 |
公开(公告)号: | CN102130691A | 公开(公告)日: | 2011-07-20 |
发明(设计)人: | 凌翔;谢国梁;陈亦欧;胡剑浩 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610054 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出了一种基于联合不等能力保护码和串扰避免码的综合码。其中,针对基于NoC存储转发路由策略的信息包结构,通过调节校验矩阵(H矩阵)的线性依赖性,不等能力保护码对信息具有相邻双比特检错和单比特纠错能力,同时对信息包头部分有双比特的纠错能力,从而可以更好地保护信息包头所含的重要路由信息。不等能力保护码后级联串扰避免码,可以避免一些大延时和高功耗的总线过渡,从而可以很好地改善串扰对总线功耗和延时的影响。本发明通过基于统一编码框架将不等能力保护码和串扰避免码联合起来得到一种综合码(称为SEC-DAED-SDAEC+DAP码),该综合码同时具有不等能力保护码的差错控制特性和串扰避免码的串扰避免特性。 | ||
搜索关键词: | 一种 联合 不等 能力 保护 避免 总线 编码 | ||
【主权项】:
联合不等能力保护和串扰避免的片上总线编码设计包括不等能力保护码、串扰避免码和联合码。不等能力保护码具有单比特纠错、相邻双比特检错、选择性相邻双比特纠错特性。串扰避免码负责消除总线串扰的影响,使得最差延时由(1+4λ)τ0减小为(1+2λ)τ0。联合码负责将不等能力保护码和串扰避免码组合在一起,从而得到一种高速、可靠和低功耗的片上总线综合码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010028082.2/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类