[发明专利]基于可编程器件的双冗余总线同步和表决电路无效
申请号: | 201010101973.6 | 申请日: | 2010-01-27 |
公开(公告)号: | CN101814046A | 公开(公告)日: | 2010-08-25 |
发明(设计)人: | 朱纪洪;孙磊;王飞;张应洪 | 申请(专利权)人: | 清华大学 |
主分类号: | G06F11/18 | 分类号: | G06F11/18 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100084 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种基于可编程器件的双冗余总线同步和表决电路,对于基于可编程器件加载内核构成的双冗余容错计算机,设计包括双冗余总线缓冲电路,双冗余总线同步电路,双冗余总线表决电路,双冗余总线输出电路,总线防丢步电路等组成,首先外部数据经过双冗余总线缓冲电路等待请求双冗余总线同步电路,双冗余总线同步电路控制总线读取外部数据,经过双冗余总线表决电路表决后送至可编程器件加载内核构成的双冗余容错计算机,同时总线防丢步电路控制总线防止丢失数据信息。该可编程器件的双冗余总线同步和表决电路,对于基于可编程器件加载内核构成的双冗余容错计算机,解决了冗余容错计算机数据同步和表决的实时控制问题,实现了冗余容错计算机数据同步和表决智能管理,与传统的同步和表决方法比较,利用总线代替进程同步和数据表决时双冗余容错计算机之间的数据交互,减轻了冗余容错计算机任务负担,保证了冗余容错计算机数据和程序运行的高可靠性。 | ||
搜索关键词: | 基于 可编程 器件 冗余 总线 同步 表决 电路 | ||
【主权项】:
一种基于可编程器件的双冗余总线同步和表决电路,其特征在于:包括双冗余总线缓冲电路,双冗余总线同步电路,双冗余总线表决电路,双冗余总线输出电路,总线防丢步电路等组成,,首先外部数据经过双冗余总线缓冲电路等待请求双冗余总线同步电路,双冗余总线同步电路控制总线读取外部数据,经过双冗余总线表决电路表决后送至可编程器件加载内核构成的双冗余容错计算机,同时总线防丢步电路控制总线防止丢失数据信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010101973.6/,转载请声明来源钻瓜专利网。